- 1
- 0
- 约小于1千字
- 约 68页
- 2022-11-05 发布于四川
- 举报
第8章 TMS320C54x系列 DSP的体系结构;TI DSP简介;TI DSP的发展主流;OMAP平台;Davinci平台;C54x DSP主要特征;改进的哈佛结构;哈佛结构;改进的哈佛结构;多级流水线技术;专用的硬件乘法器;专用的汇编指令;8.1 TMS320C54x的体系结构;C54x的芯片内部包括:;C54x芯片; 总线结构;;不同访问使用总线的情况; 中央处理单元(CPU);一、算术逻辑单元(ALU);算术逻辑单元(ALU);二、累加器;三、桶形移位寄存器;桶形移位寄存器;四、乘/累加单元;乘/累加单元;五、比较、选择和存储单元(CSSU);Viterbi算法中的加法功能???ALU完成,ALU分为两个16-bit的加法器,结果送A或B。;六、指数编码器 ; 内部存储器;一、 片内ROM;二、 片内RAM;三、 存储器映射寄存器;例如:CPU发送地址0008H访问数据空间,它访问的是累加器A的低位字寄存器AL,而不是内部或外部的某一个存储器单元。;8.1.4 在片外设;六、主机接口(HPI);;;HPI的两种操作模式; 串行口;1. 标准串口(SP);标准串口传送数据的方式有:;(1)突发模式;(2)连续模式;二、 缓冲串口(BSP);BSP有两种工作模式;;自动缓冲模式;三、 时分复用串口(TDM);TDM串口的两种工作模式 ;;多处理模式的工作过程;四、 多通道缓冲串口(McBSP);8.2 TMS320C54x的存储空间组织形式;存储器映射规律;MP/MC和OVLY决定了片内哪些存储器映射到程序空间。
MP/MC=1,片内ROM被禁止。
MP/MC=0,片内ROM映射到程序空间。
OVLY=1,一部分片内DARAM被同时映射到程序和数据空间,
OVLY=0,没有片内RAM被映射到程序空间,此时RAM只能作数据存储器。
DROM决定了部分片内ROM映射到数据空间。
DROM=0,没有片内ROM被映射到数据空间中;
DROM=1,有一部分片内ROM被映射到数据空间中。 ;C5402有:
片内ROM 4k
片内DARAM 16k;程序存储器;数据存储器
您可能关注的文档
- DFA最小化算法课件.ppt
- DHCP原理及工作过程(精).pptx
- DH劳伦斯课案课件.pptx
- DHTG旋转分度台资料课件.ppt
- Dieter-Rams迪特尔-·-拉姆斯英文介绍与翻译及作品一览课件.pptx
- DISC性格测试-第3版-测试你的性格课件.pptx
- DISC行为性格测试讲解课件.pptx
- DIGI公司物联网方案介绍课件.pptx
- DISC行为风格测试全版课件.pptx
- DISC顾客类型沟通与服务课件.pptx
- 2025年版汽车趋势报告 The 2025 EPA Automotive Trends Report.docx
- 2026年边缘计算开源平台EdgeX Foundry入门与二次开发.docx
- 2026年超声内镜放大内镜早癌诊断AI辅助识别系统临床评价.docx
- 2026年报废汽车回收与再制造逆向物流体系.docx
- 2026年产品碳足迹核算方法学:从摇篮到大门与从摇篮到坟墓.docx
- 2026年城乡要素平等交换双向流动政策创新试点申报材料.docx
- 2026年超导半导体接口电路架构与电平转换驱动器设计.docx
- 2026年财政贴息不再以再贷款支持为前提后的风险防范与合规要点.docx
- 2026年不动产信托登记试点政策对遗嘱信托支持.docx
- 2026年城乡有机废弃物协同处理技术方案.docx
原创力文档

文档评论(0)