DSP工作原理及应用课件.pptxVIP

  • 1
  • 0
  • 约小于1千字
  • 约 68页
  • 2022-11-05 发布于四川
  • 举报
第8章 TMS320C54x系列 DSP的体系结构;TI DSP简介;TI DSP的发展主流;OMAP平台;Davinci平台;C54x DSP主要特征;改进的哈佛结构;哈佛结构;改进的哈佛结构;多级流水线技术;专用的硬件乘法器;专用的汇编指令;8.1 TMS320C54x的体系结构;C54x的芯片内部包括:;C54x芯片; 总线结构;;不同访问使用总线的情况; 中央处理单元(CPU);一、算术逻辑单元(ALU);算术逻辑单元(ALU);二、累加器;三、桶形移位寄存器;桶形移位寄存器;四、乘/累加单元;乘/累加单元;五、比较、选择和存储单元(CSSU);Viterbi算法中的加法功能???ALU完成,ALU分为两个16-bit的加法器,结果送A或B。;六、指数编码器 ; 内部存储器;一、 片内ROM;二、 片内RAM;三、 存储器映射寄存器;例如:CPU发送地址0008H访问数据空间,它访问的是累加器A的低位字寄存器AL,而不是内部或外部的某一个存储器单元。;8.1.4 在片外设;六、主机接口(HPI);;;HPI的两种操作模式; 串行口;1. 标准串口(SP);标准串口传送数据的方式有:;(1)突发模式;(2)连续模式;二、 缓冲串口(BSP);BSP有两种工作模式;;自动缓冲模式;三、 时分复用串口(TDM);TDM串口的两种工作模式 ;;多处理模式的工作过程;四、 多通道缓冲串口(McBSP);8.2 TMS320C54x的存储空间组织形式;存储器映射规律;MP/MC和OVLY决定了片内哪些存储器映射到程序空间。 MP/MC=1,片内ROM被禁止。 MP/MC=0,片内ROM映射到程序空间。 OVLY=1,一部分片内DARAM被同时映射到程序和数据空间, OVLY=0,没有片内RAM被映射到程序空间,此时RAM只能作数据存储器。 DROM决定了部分片内ROM映射到数据空间。 DROM=0,没有片内ROM被映射到数据空间中; DROM=1,有一部分片内ROM被映射到数据空间中。 ;C5402有: 片内ROM 4k 片内DARAM 16k;程序存储器;数据存储器

文档评论(0)

1亿VIP精品文档

相关文档