- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
习 题 八
查找相关资料,用列表方式给出8088,8086,……直到 P4 各代微处理器的地址、数据线引脚数量,并推算出各自的内存寻址空间。
地址
地址
处理器
数据线
内存寻址空间
线
2
8088
8
1MB
0
2
8086
16
1MB
0
2
80286
16
16MB
4
80386/4
3
32
4GB
86
2
3
Pentium
64
4GB
2
Pentium
3
64
64GB
2~4
6
什么是 MMX 指令?它有什么特点?
MMX 指令是“多媒体扩展指令”的英文简称,它采用 SIMD(单指令流多数据流)技术,使得处理器在一条指令中对多个数据进行处理,提高了对多媒体数据的处理能力。
什么叫动态执行?使用动态执行技术会带来什么好处? 动态执行是通过预测指令流和数据流,调整指令的执行顺序,最
大地发挥CPU 内部各部件的功效,提高系统执行指令的速度。动态执行主要采用了:
多路分支预测:利用转移预测技术允许程序几个分支流同时在处理器内执行;
数据流分析:通过分析指令数据的相关性,把指令进行优化排序后执行,充分利用处理器内部资源;
推测执行:根据各推测最终的正确性,对多个分支的运行结果进行取舍。
32 位微处理器有哪几种工作方式?各有什么特点?
32 位微处理器有 4 种不同的工作方式:实地址方式、保护方式、虚拟 8086 方式、系统管理方式。
实地址方式:实地址方式使用 16 位 80x86 处理器的寻址方式(使用 20 位地址寻址 1MB 空间)、存储器管理和中断管理。可以使用32 位寄存器,使用特权级 0,可以执行大多数指令。
保护方式:保护方式是 32 位微处理器的基本工作方式。它使
用 32 位地址寻址 4GB 的实存空间,通过虚拟存储管理、用户优先级管理、I/O 管理等技术,扩大可使用的存储空间,对操作系统和用户程序进行隔离和保护。
虚拟 8086 方式:虚拟 8086 方式是保护模式下为任务提供的的8086 工作环境。每个任务使用 16 位地址寻址 1MB 的内存空间,以最低特权级运行,不能使用特权指令。
系统管理方式:系统管理模式主要用于电源管理,可以使处理器和外围设备部件进入“休眠”状态,在有键盘按下或鼠标移动时“唤醒”系统,使之继续工作。利用SMM 可以实现软件关机。
叙述 XT 总线与ISA 总线的异同之处。
XT 总线可以看作是 ISA 总线的一个“子集”,它包括 8 位数据线,20 根地址线,使用与CPU 相同的 4.77MHz 的时钟信号。
ISA 总线在 XT 总线的基础上,把数据线扩展到 16 根,地址线扩展到 24 根,使用独立于CPU 的 8MHz 时钟信号,中断和DMA 通道数目都有所增加。ISA 总线插槽由 8 位的XT 总线插槽和ISA 总线扩展插槽两部分组成。
什么叫分级总线?使用分级总线有什么优点?
所谓分级总线是指系统中存在多组总线,每组总线可以有不同的数据线宽度、数据传输速率和不同的信号传输协议。系统内的设备按照它们对传输速率、数据吞吐量的不同要求合理地连接在不同的总线
上。不同总线之间通过“桥”电路进行连接。
使用分级总线可以使各种设备的数据传输要求得到最大程度的满足,同时使整个系统的数据吞吐量和效能达到最大化。
简述“两个中心”结构与“南北桥”结构的区别,同时说明“两个中心”结构的优越之处。
“南北桥”结构和“中心结构”都支持多级总线的系统结构。它们的主要区别在于,南桥芯片连接的所有高速外设都要通过 PCI 总线与处理器相连接,而“中心结构”里所有连接 IO 设备的总线(PCI, ISA, USB…… )都通过 IO 控制中心(ICH)与中心高速接口直接连接, 从而缓解了PCI 总线数据交换的拥挤程度。相比较而言,“中心结构”对信息流的路径分配更为合理。
CPU←→Cache,Cache←→主存,主存←→辅存之间的数据传输各有什么特点?为什么?请分析原因。
CPU 与 Cache 之间数据传输的主要特点是:
高速:Cache 以与CPU 相同或接近的速度工作;
不确定:CPU 对Cache 的访问可能因“命中”而成功,也可能以“失靶”而失败。
Cache 与主存之间数据传输的主要特征是:
数据传输以“页”为单位,使用“成组传输方式(突发总线方式)”进行。
导致上述特点的原因是,这一层次以“高速”为追求的目标,利用了程序、数据的“局部性”原理。
主存与辅存之间的数据传输以“数据块/扇区”为单位,通常以
DMA 方式进行。
导致上述特点的原因是,这一层次以“大容量”、“低价格”为追求的目标,辅存大容量、“粗粒度”的结构特点正好能够满足对上述目标的要求。
系统对不同层次的数据传输有着不同的要求,因而设置了不同的软硬件结构,最终导致了传输方式上的差异。
什么叫“相
您可能关注的文档
- 现代教育技术试题(带答案).docx
- 现代控制理论试卷及答案-总结.docx
- 现代年轻人的流行用语.docx
- 现代企业战略成本管理存在的问题及对策研究【开题报告】.docx
- 现代人要活得好又赞的撇步.docx
- 现代认知心理学在解决物理问题中的应用.docx
- 现代弱电及智能化项目培训计划书.docx
- 现代微型计算机与接口教程(杨文显)第二章课后答案.docx
- 现代微型计算机与接口教程(杨文显)第九章课后答案.docx
- 现代微型计算机与接口教程(杨文显)第六章课后答案.docx
- 2025年中国乙氧苯柳胺软膏市场调查研究报告.docx
- 2025年及未来5年电信设备项目市场数据调查、监测研究报告.docx
- 2025年中国产宝口服液市场调查研究报告.docx
- 2025年及未来5年远红外线热敷按摩仪之瑞颈灵项目市场数据分析可行性研究报告.docx
- 2025年中国2—氨基—4,6—二氯嘧啶市场调查研究报告.docx
- 2025年及未来5年双层风琴帘项目市场数据调查、监测研究报告.docx
- 2025年及未来5年多功能短路定位分析仪项目市场数据调查、监测研究报告.docx
- 2025年中国换芯型烟嘴市场调查研究报告.docx
- 2025年及未来5年印章防伪项目市场数据调查、监测研究报告.docx
- 2025年中国超小型冷冻修边机市场调查研究报告.docx
原创力文档


文档评论(0)