现代微型计算机与接口教程(杨文显)第一章课后答案.docxVIP

现代微型计算机与接口教程(杨文显)第一章课后答案.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
习 题 一 8086CPU 由哪几个部件构成?它们的主要功能各是什么? 8086 CPU 由指令执行部件EU 和总线接口部件BIU 两个部份组成。指令执行部件主要功能是执行指令。总线接口部件的主要功能是完成访问存储器或I/O 端口的操作: 形成访问存储器的物理地址; 访问存储器取得指令并暂存到指令队列中等待执行; 访问存储器或I/O 端口以读取操作数参与EU 运算,或存放运算结果。 什么是逻辑地址?什么是物理地址?它们各自如何表示?如何转换? 程序中使用的存储器地址称为逻辑地址,由16 位“段基址”和 16 位“偏移地址”(段 内地址)组成。段基址表示一个段的起始地址的高16 位。偏移地址表示段内的一个单元距离段开始位置的距离。访问存储器的实际地址称为物理地址,用20 位二进制表示。将两个16 位二进制表示的逻辑地址错位相加,可以得到20 位的物理地址: 物理地址=段基址×16 + 偏移地址 在 32 位 CPU 的保护模式下,“逻辑地址”的表示产生了一些变化,请参考第8 章的相关内容。 什么是“堆栈”?它有什么用处?在使用上有什么特点? 堆栈是内存中的一块存储区,用来存放专用数据。例如,调用子程序时的入口参数、返回地址等,这些数据都按照“先进后出”的规则进行存取。SS 存放堆栈段的段基址,SP 存放当前堆栈栈顶的偏移地址。数据进出堆栈要使用专门的堆栈操作指令,SP 的值在执行堆栈操作指令时根据规则自动地进行修改。 设 X=36H,Y=78H,进行X+Y 和X-Y 运算后FLAGS 寄存器各状态标志位各是 CF=1, SF=1, OF=0, PF=1, ZF=0,CF=0, SF=1, OF=1, PF=0, ZF=0,X=36HX=36H CF=1, SF=1, OF=0, PF=1, ZF=0, CF=0, SF=1, OF=1, PF=0, ZF=0, X=36H X=36H Y=78H Σ = (+ Y=78H Δ = (- ? 按照 传输方向和电气特性划分,CPU 引脚信号有几种类型?各适用于什么场合? CPU 引脚传输的信号按照传输方向划分,有以下几种类型: 输出:信号从CPU 向外部传送; 输入:信号从外部送入CPU; 双向:信号有时从外部送入CPU,有时从CPU 向外部传送。 双向信号主要用于数据信号的传输;输出信号用于传输地址信号和一些控 制信号;输入信号主要用于传输外部的状态信号(例如READY)和请求(中断、DMA)信号。 按照信号的电器特性划分,有以下几种类型: 一般信号:用来传输数据/地址信号时,高电平表示“1”,低电平表示“0”;用来表示正逻辑的控制/状态信号时,“1”表示有效,“0”表示信号无效; 用来表示负逻辑的控制/状态信号时,“0”表示有效,“1”表示信号无效。 三态信号:除了高电平、低电平两种状态之外,CPU 内部还可以通过一个大的电阻阻断内外信号的传送,CPU 内部的状态与外部相互隔离,也称为“悬浮态”。CPU 放弃总线控制权,允许其他设备使用总线时,将相关信号置为“悬浮态”。 8086CPU 以最小模式工作,现需要读取内存中首地址为 20031H 的一个字,如何执行总线读周期?请具体分析。 为了读取内存中首地址为 20031H 的一个字,需要执行二个总线读周期。第一个总线周期读取 20031H 字节内容,进行的操作如下。 1T 状态: M / IO = 1,指出 CPU 是从内存读取数据。随后 CPU 从地址/状态复用线 1 119 6 16 3 15 0(A /S ~A /S )和地址/数据复用线(AD ~AD )上发出读取存储器的 20 位地址 20031H。为了锁存地址,CPU 在T 状态从ALE 1 19 6 16 3 15 0 2 15 0由于需要读取高 8 位数据线上的数据(奇地址), BHE = 0。为了控制总线收发器 8286 接受数据, DT / R = 0。 2 15 0 T 状态: 地址信息撤消,地址/数据线 AD ~AD 进入高阻态,读信号RD 开始变为低电平(有效), DEN =0,用来开放总线收发器 8286。 3T 状态: CPU 检测 READY 引脚信号。若READY 为高电平(有效)时,表示存储器 3 33 4或 I/O 端口已经准备好数据,CPU 在 T 状态结束时读取该数据。若READY 为低电平,则表示系统中挂接的存储器或外设不能如期送出数据,要求CPU 在 T 和 T 状态之间插入 1 个或几个等待状态Tw 3 3 4 WW W W15 0T 状态:进入T 状态后,C

文档评论(0)

hao187 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档