- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术;第三章 组合逻辑电路;§3.1 概述;组合电路的研究内容:;§3.2 组合逻辑电路分析根底;例1:分析以以以下图的逻辑功能。 ;真值表;例2:分析以以以下图的逻辑功能。 ;真值表;1;;§3.3 组合逻辑电路设计根底;例:设计三人表决电路〔A、B、C〕。每人一个按键,如果同意那么按下,不同意那么不按。结果用指示灯表示,多数同意时指示灯亮,否那么不亮。;真值表;4. 根据逻辑表达式画出逻辑图。;;§3.4 几种常用的组合逻辑组件;例:用与非门组成三位二进制编码器。;真值表;I1;二、二---十进制编码器;逻辑图略;3.4.2 译码器;;74LS139的功能表;;例:利用线译码器分时将采样数据送入计算机。;;二、显示译码器;;显示译码器:;74LS49的功能表〔简表〕;74LS49与七段显示器件的连接:;3.4.3 加法器;一、半加器;逻辑图;二、全加器:;半加和:; 全加器SN74LS183的管脚图;例:用一片SN74LS183构成两位串行进位全加器。;3.4.4 数字比较器;一、一位数值比较器;;二、多位数值比较器;;每个比较环节的功能表;四位数码比较器的真值表;根据比较规那么,可得到四位数码比较器逻辑式:;四位集成电路比较器74LS85;例1:七位二进制数比较器。〔采用两片85〕;例2:设计三个四位数的比较器,可以对A、B、C进行比较,能判断:
(1) 三个数是否相等。
(2) 假设不相等,A数是最大还是最小。;A=B=C;3.4.5 数据选择器;一位数据选择器:从n个一位数据中选择一个数据。
m位数据选择器:从n个m位数据中选择一个数据。;四选一集成数据选择器74LS153;例:用一片74LS153组成8选1: A2=0:(1)工作; A2=1:(2)工作。;八选一集成数据选择器74LS151;例:用两片74LS151构成十六选一数据选择器;;§3.5 利用中规模组件设计组合电路;;例:利用四选一选择器实现如下逻辑函数。;接线图;2. 用n位地址输入的数据选择器,可以产生任何一种输入变量数不大于n+1的组合逻辑函数。;二、用线译码器设计多输出逻辑电路;例:用2-4线译码器产生一组多输出函数。;接线图;n-2n 线译码器,包含了n变量所有的最小项。加上或门或与非门,可以组成任何形式的输入变量小于n的组合逻辑函数。;设计方法〔步骤〕总结:;扩展方法;第三章
结束
文档评论(0)