- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
自动循环计数器
一、设计目的
1、熟练掌握计数器的应用。
2、加深对加减循环计数和显示电路的理解。
二、设计任务
1、用集成计数器实行3~9 自动循环计数。
2、电路能实现3~9 加法和3~9 减法循环计数。
3、输出用数码显示。
三、设计思想
1、译码驱动显示部分:计数输出结果送至译码输出显示部分。
2、控制部分:实现加或减循环计数功能由控制部分完成。
3、计数部分:完成BCD 码3~9 的可逆加或减循环计数。
系统方框图如下:
四、单元电路的设计、参数计算、器件介绍:
(一)译码驱动显示部分
1、采用74LS48 TTL BCD—7 段译码器/ 内部输出驱动。
2、译码驱动、显示电路的设计
DBCA 为8421BCD 码输入端,a—g 为7 段译码器输出端。LT 灯测试输入使能端。
(二)控制部分及循环加减计数部分
1、采用74LS191 TTL 4 为同步加/减计数器。
2、控制部分及循环加减计数部分的设计74LS191 功能管脚如图所示
3、主要逻辑功能
(1) 同步指数功能
当LD ’=0 时,CP 来时,并行输入数据 d3~d0 被置入。
(2 )计数功能 取 CT’=0 LD ’=1
当U ’/D=0 时,对应 CP 脉冲上升沿,十六进制加法计数。
当U ’/D=1 时,对应 CP 脉冲上升沿,十六进制减法计数。
(3 )保持功能
当CT’=LD’=1 时,计数器保持原来的状态不变。
74ls21:就是双4 输入与门,全0 出1,有0 出0
74ls32:4 输入端或门,有1 出1,全0 出0
74ls74, :双上升沿D 触发器
引出端符号
1CP、2CP 时钟输入端
1D、2D 数据输入端
1Q 、2Q 、输出端
CLR1 、CLR2 直接复位端(低电平有效) PR1 、PR2 直接置位端(低电平有效)
状态图如下
五、总体电路设计图、工作原理及器件清单
1、3~9 可逆自动循环加或减计数器总体电路如图所示。
设计原理:
信号发生器产生的单脉冲产生的计数脉冲送至74LS191 的CLK 端,首先开始计数时按开关
键使PL 端直接接地,制数直接输出一个3,然后断开开关此时Q 信号为低电平,所以74LS191
开始加法计数,止到输出为 1010,即输出为9 时,图中下边的74LS21 输出为高电平,而
74LS32 为或门,此时给D 触发器一个脉冲,输入Q 由原来的低电平经过反转变为高电平,
所以从此开始74LS191 开始做减法,止到减为3 时图中上边的74LS21 输出为1,D 触发器
被触发产生翻转,开始做加法。由此往复循环。
元件清单
74LS191 、74LS48 、74LS21 、74LS74 、74LS04 、74LS32 、10K 电阻一个、信号发生器一
个
六 参考资料
《数字电子技术基础》 第五版 阎石主编 高等教育出版社
网上资源
七 总结
通过这次的课程设计,收益很大;初步掌握电子电路的计算,掌握了数字电路的一般方
法,具备初步的电路设计能力。同时学会了如何通过网络资源,书刊、教材及相关的专用手
册等来查阅所需的资料。熟悉了常用元器件的类型和特性。初步学会电子电路的安装、布线、
调试的基本技能。提高独立分析和解决问题的能力。熟悉电子仪器的正确使用方法。培养认
真严谨的科学态度和细致工作作风。
U4 U5
15 3 7 13
D0 Q0 A
原创力文档


文档评论(0)