实验 半加器全加器的电路设计实现.pptVIP

  • 110
  • 0
  • 约小于1千字
  • 约 10页
  • 2023-07-19 发布于广东
  • 举报
第一页,共十页,2022年,8月28日 电子技术实验室 1、实验目的 1 掌握组合逻辑电路的功能测试。 2 用与非门、或非门设计实现半加器和全加器。 第二页,共十页,2022年,8月28日 电子技术实验室 2、实验设备及器件 数字万用表 数字电路实验箱 集成电路 74LS00 4-2输入与非门 74LS04 6非门 74LS86 4-2输入异或门 74LS381 集成算术/逻辑单元 第三页,共十页,2022年,8月28日 电子技术实验室 3、实验内容 3.1 半加器功能测试 输入 输出 A B S C 0 0 0 1 1 0 1 1 第四页,共十页,2022年,8月28日 电子技术实验室 3.1半加器功能测试 第五页,共十页,2022年,8月28日 电子技术实验室 3.2 全加器逻辑功能测试 1 2 3 4 6 5 1 2 3 4 6 5 9 8 10 第六页,共十页,2022年,8月28日 电子技术实验室 输入 输出 A B C Si Ci 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 全加器逻辑功能测试 第七页,共十页,2022年,8月28日

文档评论(0)

1亿VIP精品文档

相关文档