第7章课后习题习题与讲解.pdfVIP

  • 2
  • 0
  • 约2.37千字
  • 约 3页
  • 2023-08-04 发布于上海
  • 举报
*第七章 半导体存储器和可编程器件 1.指出下列容量的存储器各具有多少个存储单元?至少需要多少条地址线和数据线? (1)64K×4 位 (2)128k × 8 位 解:(1)256000bit 16 条地址线,4 条数据线 ; (2 )1024000bit 17 条地址线,8 条数据线 。 2 .某台计算机的内存储器设置有32 位的地址线,16 位并行数据输人输出端,计算它的最 大存储量是多少? 解:最大存储容量为4M×16bit。 3.用ROM 产生下列一组逻辑函数,写出 ROM 中应存人的数据表。 Y3 = C + ACD A B D B Y2 = AB + CD + A D A B C D Y1 = AC + BD B D C Y0 = A D 解: ROM中存入的数据表: 地 址 数 据 地 址 数 据 A B C D Y3 Y2 Y1 Y0 A B C D Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 1 1 1 0 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 1 0 1 0 0 1 1 1 1 0 1 0 1 1 0 0 1 1 0 0 1 0 0 1 1 1 0 0 0 0 0 0 1 1 1 0 1 0 1 1 1 1 1 0 0 0 0 4 .如图所示是一个4 ×4 位的 ROM,A1、A0 为地址输入,D3—D0 为数据输出,写出D3—D0 对于A0、A1 的逻辑函数。 解:W0 = A 1 A 0 ; W1 = A 1 A0 ; W2 = A1 A 0 ; W3 = A1 A0 ; D3 = W2 + W1 ; D2 = W0 ; D1 = W2 = W3 ; D0 = W1 + W2 +W3 。 5 .用容量为16k ×8 位的存储器芯片构成1 个64k × 8 位的存储系统,需要多少条地址线? 多少条数据线?多少个16k ×8 的存储器芯片? 解:采用译码法选择芯片时,需要 16 条地址线;采用线选法时,需要 18 条地址线;需要8 条数据线;4 块存储芯片。 6 .试分析图所示的RAM 电路。 解: (1)总容量:32 ×8bit:字长8 位 (2 )16H 时3、4 芯片中的数据送至数据线; (3 )A7A6A5 为000 不变,A4 为0 选择 1、2 块,A4 为1 选择3、4 块, A3 A2 A1A0 从0000 到 1111; RAM (1)地址范围:00H — 0FH RAM (2 )地址范围:00H — 0FH RAM (3 )地址范围:10H — 1FH RAM (4 )地址范围:10H — 1FH。 7 .图所示电路是PLD 器件中的部分电路。 (1)写出(a)中F1 和 F2 的逻辑表达式。 (2)图(b)中F1 、F2 各是什么状态? (3 )若图(b) 中的与阵列为可编程,试在图中适当位置画上“×”符号,实现如下逻辑函 数:F 

文档评论(0)

1亿VIP精品文档

相关文档