课程设计(数电2用4518设计29或28进制计数器).pdfVIP

  • 24
  • 0
  • 约4.37千字
  • 约 10页
  • 2023-09-19 发布于湖北
  • 举报

课程设计(数电2用4518设计29或28进制计数器).pdf

西南科技大学信息工程学院 电子技术与创新实践基地 《现代电子系统设计》 课程设计报告 用4518 设计一个29/28 进制计数器:结果用数码 管显示,用开关切换两种进制方式,从1 开始计 数 设计题目: 专业班级: 姓 名: 学 号: 指导教师: 设计期限: 截止到2011.01.07 一、设计任务 用4518 设计一个29/28 进制计数器:结果用数码管显示,用开关切换两种 进制方式,从1 开始计数。 二、设计要求 1.用4518 设计出29/28 进制计数器; 2.结果用数码管显示; 3.用开关切换两种进制方式; 4.从1 开始计数。 三、设计内容 1. 设计思想 要用一个芯片设计一个计数器必须先搞懂这个芯片。从题目可以看出,要设 计的计数器的核心部位在于4518 这个芯片。通过对4518 芯片的了解才能着手整 个计数器的设计。 首先,可以通过查阅资料得到4518 的主要组成部分和主要功能实现方法。 通过对4518 芯片的介绍,基本确定计数规则。 这时候还是一个普通的计数器。要实现29/28 进制计数器还需要通过逻辑门 对4518 的输出进行控制。基本方法是使两片4518 的输出到29/28 时通过逻辑 门对4518 进行反馈,再重新开始计数,这便实现了29/28 进制。 然后将输出结果显示到数码管。可以通过两个4511 芯片来实现,一个与 4518 低位片相连,一个与4518 高位片相连。这样便实现了将计数结果显示到 数码管。 要实现从1 开始计数,可以将输出为0 的进行或非,再与个位取或,最后 将结果连在输出端便实现了从1 开始计数。 以上便是设计的大体思想及实现方法。 2.系统方案或者电路结构框图 先对4518 芯片的结构及功能进行了解: (1).CD4518 引脚图: - 1 - 图1. CD4518 引脚图 (2 ). CD4518 引脚功能: 1 9CLOCK 时钟输入端 7 15RESET 消除端 2 10ENABLE 计数允许控制端 3 4 5 6Q1A-Q4A 计数输出端 11 12 13 14Q1B-Q4B 计数输出端 8 VSS 地 16VDD 电源正 (3 ).CD4518 功能介绍: CD4518 是二、十进制(8421 编码)同步加计数器,内含两个单元的加计 数器。每单个单元有两个时钟输入端CLK 和EN ,可用时钟脉冲的上升沿或下降 沿触发。若用ENABLE 信号下降沿触发,触发信号由EN 端输入,CLK 端置“0 ”; 若用CLK 信号上升沿触发,触发信号由CL℃K 端输入,ENABLE 端置“1。RESET 端是清零端,RESET 端置“1”时,计数器各端输出端Q1~Q4 均为“0,只有 RESET 端置“0 ”时,CD4518 才开始计数。 CD4518 采用并行进位方式,只要输入一个时钟脉冲,计数单元Q1 翻转一 次;当Q1 为1,Q4 为0 时,每输入一个时钟脉冲,计数单元Q2 翻转一次;当 Q1=Q2=1 时,每输入一个时钟脉冲Q3 翻转一次;当Q1=Q2=Q3=1 或Q1=Q4=1 时,每输入一个时钟脉冲 Q4 翻转一次。这样从初始状态开始计数,每输入 10 个时钟脉冲,计数单元便自动恢复到初始态。若将第一个加计数器的输出端Q4A 作为第二个加计数器的输入端ENB 的时钟脉冲信号,便可组成两位8421 编码计 数器,依次下去可以进行多位串行计数。 再对4511 芯片的功能进行了解 (1).CD4511 引脚图: - 2 - 图2.CD4511 引脚图

文档评论(0)

1亿VIP精品文档

相关文档