- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VDS的匹配都是在片内)需要放在靠近芯片接收端。在一般情况下点到DDR
VDS的匹配都是在片内)需要放在靠近芯片接收端。在一般情况下
点到DDR器件的走线长度1000mil,要使用100~12
。所以此类问题一定要检查一下!1.1.3绕线1,Serpen
cripple的要求是200mV.电流约为330mA.Not
硬件 Layout 元器件布线规范篇
量都应该保持在9.8mm以内(小于0.07ns
量都应该保持在9.8mm以内(小于0.07ns)RGMII/
要放置一定的地孔放在差分线两侧,必须做到等距,地空应该半径相
..............................
,pin1,wheren=0…..23).如果没有低通电路,
目
录
概述 ................................................................................................................................................................................ 3
1.1. COMMON ROUTING RULE............................................................................................................................................. 3
1.2. PWM 的布线 ............................................................................................................................................. 5...............
1.3. CLK的布线 ................................................................................................................................................2..1...............
1.4. RJ45TO TRANSFORMER的布线...................................................................................................................2..5...........
1.5. SFP 的布线 XFP 的布线.........................................................................................................................2..8............
1.6. SGMII ,GMII(RGMII),MII 的走线( MAC TO PHY端) .................................................................3..3.....
1.7. POE部分的布线 .......................................................................................................................................3..8..............
1.8. RS485布线 ................................................................................................................................................4..6...............
1.9. CPU子系统的布线 ...................................................................................................................................4..7.............
来。隔离距离
文档评论(0)