- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
基于扫描的DFT方法扫描设计实现过程和对
芯片故障覆盖率的影响
(文章来源:电子设计应用,作者:刘玲玲;周文;夏宇闻;徐微;邵寅亮)
随着ASIC电路结构和功能的日趋复杂,与其相关的测试问题也日益突出。在芯片测试方法和测试向量生成的研究过程
中,如何降低芯片的测试成本已经成为非常重要的问题。DFT(可测性设计)通过在芯片原始设计中插入各种用于提高
芯片可测性的逻辑,从而使芯片变得容易测试,大大降低了芯片的测试成本。目前比较成熟的可测性设计主要有扫描设
计、边界扫描设计、BIST(BuiltInSelfTest,内建自测试)等。本文通过对一种控制芯片的测试,证明通过采用插
入扫描链和自动测试向量生成(ATPG)技术,可有效地简化电路的测试,提高芯片的测试覆盖率,大大减少测试向量的
数量,缩短测试时间,从而有效地降低芯片的测试成本。
基于扫描的DFT方法扫描设计的基本原理
时序电路中时序元件的输出不仅由输入信号决定,还与其原始状态有关,因此,对它的故障检测比组合电路要困难的多。
扫描设计就是将时序电路转化为组合电路,然后使用已经很成熟的组合电路测试生成系统,来完成测试设计。
扫描设计可将电路中的时序元件替换为相应的可扫描的时序元件(也叫扫描触发器),然后把它们串起来,形成一个从
输入到输出的测试串行移位寄存器(即扫描链),以实现对时序元件和组合逻辑的测试。
如图1所示,采用扫描设计技术后,通过扫描输入端,可以把需要的数据串行地移位到扫描链的相应单元中,以串行地
控制各个单元;同时,也可以通过扫描输出端串行地观测它们。这样就消除了时序电路的不可控制性和不可观测性,提
高了电路的可测性。需要注意的是,可测性设计的前提是不能改变原始设计的功能。
扫描设计的基本流程
扫描设计测试的实现过程是:
1)读入电路网表文件,并实施设计规则检查(DRC),确保设计符合扫描测试的设计规则;
2)将电路中原有的触发器或者锁存器置换为特定类型的扫描触发器或者锁存器(如多路选择D触发器),并且将这些
扫描单元链接成一个或多个扫描链,这一过程称之为测试综合;
3)测试向量自动生成(ATPG)工具根据插入的扫描电路以及形成的扫描链自动产生测试向量;
4)故障仿真器(FaultSimulator)对这些测试向量实施评估,并确定故障覆盖率情况。
DFT对芯片的影响
DFT是为了简化芯片测试而采用的技术,对芯片的功能没有影响,但不可避免地会增加逻辑,对芯片产生一些影响。
对芯片面积的影响
DFT以增加逻辑来达到简化测试的目的,增加的逻辑势必会增加芯片面积。一般,采用DFT会增加10%“15%的芯片面积。
对芯片性能的影响
边界扫描要在每个输入输出端口处插入边界扫描寄存器(BSC),因此,在正常工作时,信号要多通过一个多路开关,
这就带来了额外延时,降低了芯片原本可以达到的工作频率。
对芯片故障覆盖率的影响
芯片测试的要求就是要尽可能地将有故障的芯片检测出来,从而降低芯片的逃逸率(Escape)。DFT的目的在于方便测
试,提高故障覆盖率,从而降低逃逸率。故障覆盖率并非越高越好,因为提高故障覆盖率可能会大大增加测试成本,所
以应该在测试成本与取得的逃逸率之间进行折衷。
对芯片上市时间的影响
产品的上市时间对于企业至关重要,与芯片测试相关的影响上市时间的因素有:测试电路的设计时间、测试准备(ATPG,
Test仿真)及工艺测试时间。
在上述因素中,测试电路设计时间的增加无疑会延迟芯片的上市时间,但DFT设计软件的不断完善能够缩短该设计时间。
测试准备包括测试向量的编写和仿真,一个高效的测试向量集可以大大缩短工艺测试时间。若不采用DFT技术,就要付
出相当长的时间来编写测试向量集,而且,随着VLSI的快速发展,由人工提供测试向量将越来越不现实。如果采用DFT
技术,就可以缩短测试准备和工艺测试时间。因此,从总体上看,DFT是可以缩短芯片上市时间的。
两种测试方法的比较
本文针对某一种控制芯片,对采用DFT和不采用DFT的两种测试方法进行了比较,以说明DFT技术对芯片故障覆盖率及
测试向量集的影响。对芯片进行“结构测试”时的测试激励来源有两种:一种是直接根据芯片的功能测试激励得到芯片
的生产测试向量;另一种就是采用DFT技术,通过对设计插入扫描链,采用ATPG的方法得到测试向量。
不采用DFT技术的芯片测试测试工具与测试流程
Cadence公司的Verifault_XL工具可以统计一个测试向量集能测出多少故障,从而给出该测试向量
您可能关注的文档
- 楼宇服务之窗“订餐系统”功能操作说明.pdf
- 2024年读书节启动仪式发言稿(2篇).docx
- 动手的经历作文500字.docx
- 第三单元2原子结构第一课时练习题.pdf
- 手机sim卡常识介绍.pdf
- 检验科人员工作总结(5篇).docx
- 那段自由的日子_我的童年生活作文600字.docx
- 电子签名服务使用手册.pdf
- 项目经理的工作总结范文(精选13篇).docx
- 2023年09月河北张家口蔚县事业单位招考聘用60人笔试历年难易错点考题荟萃附带答案详解.pdf
- 《政府干预下农村物流共同配送的演化博弈模型研究》14000字.doc
- 《基于MATLAB和Simulink的双关节机器人模拟控制系统设计》16000字.docx
- 《近来年鄱阳湖水体富营养化评价实证分析》5700字.docx
- 《税收筹划在健康速食企业中的应用—以南阳麦香源公司为例》5100字.docx
- 《我国现行公司认缴资本制存在的问题及完善对策研究》10000字.doc
- 《山东菏泽市麦富迪狗粮品牌推广方案》17000字.docx
- 《华泰证券履行社会责任所面临的问题、成因及完善对策研究》12000字.doc
- 《基于MATLAB和Simulink的电动汽车助力转向控制系统仿真研究》12000字.docx
- 《天津市政府采购招标的现状调研分析报告》5000字.docx
- 《南宁市南宁糖业公司员工流失问题分析》10000字.doc
最近下载
- 康明斯KT38-GM发动机零件图册.pdf
- 少儿跆拳道教学教案.doc VIP
- [工程监理管理]山东省建设工程监理文件资料用表DOC73页).doc
- RFID技术数字养殖解决方案.pdf
- 2025年江西工商职业技术学院单招职业技能测试题库附答案.docx VIP
- 初中公共安全教育优质课.pptx VIP
- 义务教育版(2024)三年级全一册信息科技 第21课 分享学习资源 教案.docx VIP
- 蚌埠经济开发区征地拆迁补偿安置方案.docx VIP
- DBJ50T-291-2018 建设工程施工现场安全资料管理标准.docx VIP
- 2023-2024学年七年级语文下学期期中期末课内备考与专项复习(部编五四制)(上海专用)08说明文(三)说明方法(原卷版+解析).docx VIP
文档评论(0)