- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
量和静态变量保留空间,在程序启动后,C初始化引导程序将数据从.cinit段复制到.bss段。.sta加器的内容作为地址去访问程序存储器中的一个单元。如
量和静态变量保留空间,在程序启动后,C初始化引导程序将数据从.cinit段复制到.bss段。.sta
加器的内容作为地址去访问程序存储器中的一个单元。如READASmem或WRITASmem直接寻址:指
00H,经过8次*AR2+0B寻址,访问的单元地址依次为多少?位倒序寻址方式中,AR0存放的整数N是
汇编子程序(函数)?如何进行变量的联系?在C程序中如何直接嵌入汇编语句?在C程序中调用汇编子程序时,
1.简述DSP芯片的主要特点
DSP的主要特点有哈佛结构、多总线结构、指令系统的流水线操作、专用的硬件乘法器、特殊的DSP指令、快速的指令周期、硬件配置强。2.请详细描述冯·诺依曼结构和哈佛结构,并比较它们的不同。
冯·诺依曼结构结构的特点是数据和程序共用总线和存储空间,因此在某一时刻,只能读写程序或者只能读写数据。哈佛结构的主要特点是将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独立的存储器,每个存储器独立编址,独立访问。
3.简述DSP系统的设计过程
确定DSP系统的性能指标、进行算法优化和模拟、选择DSP芯片和外围芯片、进行硬件电路设计、进行软件设计、进行软硬件综合调试。
4.在进行DSP系统设计时,如何选择合适的DSP芯片?
根据系统运算量的大小、对运算精度的要求、存储器的要求、系统成本限制以及体积等要求选择合适的DSP芯片。
5.TI公司的DSP产品目前有哪三大主流系列?各自的应用领域是什么?
TMS320C2000——主推TMS320C24x和TMS320C28x定点DSP,主要用于数字化控制领域;TMS320C5000——TMS320C54x和TMS320C55x16位定点DSP,主要用于通信、便携式应用领域;TMS320C6000——TMS320C62x和TMS320C64x32位定点DSP、TMS320C67x32/64位浮点DSP,主要用于超高速、大容量实时信号处理的场合,如音视频技术、通信基站。
习题二
1.请描述TMS320C54x的总线结构。
TMS320C54xDSP采用先进的哈佛结构并具有八组总线,其独立的程序总线和数据总线允许同时读取指令和操作数,实现高度的并行操作。八组16位总线的功能如下:
程序总线(PB)传送从程序存储器来的指令代码和立即数。
三组数据总线(CB,DB,EB)连接各种元器件,CB和DB总线传送从数据存储器读出的操作数,EB总线传送写入到存储器中的数据。
四组地址总线(PAB,CAB,DAB和EAB)传送执行指令所需要的地址。
2.写出提取B=0365434321中的指数值的指令,执行后T中的值为多少?
3.TMS320C54x芯片的CPU包括哪些部分?其功能是什么?
CPU状态和控制寄存器:C54x有3个状态控制寄存器:状态寄存器0(ST0)、状态寄存器1(ST1)、处理器工作方式状态寄存器(PMST)。ST0和ST1中包含各种工作条件和工作方式状态;PMST中包含存储器的设置状态及其它控制信息。
40位算术逻辑单元(ALU):输出40位的数据送往累加器A或B,进行溢出处理、进位位和双十六位算术运算。
两个40位累加器A和B:可以配制成乘法器/加法器或ALU目的寄存器。
桶形移位寄存器:为输入的数据定标、对累加器的值进行算术或逻辑移位。
乘法器/加法器单元:在一个流水线状态周期内完成一次乘法累加(MAC)运算。
比较、选择和存储单元(CSSU):专为Viterbi算法设计的进行加法/比较/选择运算的硬件单元。
指数编码器:它可以在单个周期内执行EXP指令,求得累加器中数的指数值,并以2的补码形式存放到T寄存器中。
4.TMS320C54x有几个状态和控制寄存器?它们的功能是什么?
TMS320c54x有三个状态和控制寄存器,它们分别为:状态寄存器ST0、状态寄存器ST1和处理器方式状态寄存器PMST。ST0和ST1包括了各种工作条件和工作方式的状态,PMST包括了存储器配置状态和控制信息。
5.TMS320c54x片内存储器一般包括哪些种类?如何配置TMS320c54x片内存储器。
TMS320c54x片内存储器包括随机访问
您可能关注的文档
最近下载
- 训练基地信息化系统维保项目方案投标文件(技术方案).doc
- 人教版道德与法治三年级上册第5课《 走近科学家》第2课时 他们离我们并不遥远 教学课件.pptx VIP
- 黄浦区卢湾中学能源审计报告.pdf VIP
- HDJH30-120J型架桥机说明书.doc
- 5.2用圆设计图案(表格式)教学设计 人教版六年级上册数学.docx VIP
- 航空集装器知识 .pdf VIP
- SHT-3012-2011 石油化工金属管道布置设计规范.pdf VIP
- AI赋能教育的思考与应用 教师培训课件.pptx VIP
- sfz jd2015数据库数据真实性鉴定.pdf VIP
- 公司中层领导人员任职回避和公务回避管理实施细则.docx VIP
文档评论(0)