- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
5、记录(Recode)类型数组是同一类型数据集合起来形成的,而记录则是将不同类型的数据和数据名组织在一起而形成的新客体。记录数据类型的定义格式为:TYPE数据类型名ISRECORD元素名:数据类型名;元素名:数据类型名;ENDRECORD;记录(Recode)类型(续)访问记录体元素的方式:记录体名.元素名。例如:TYPEbankISRECORDaddr0:STD_LOGIC_VECTOR(7DOWNTO0);addr1:STD_LOGIC_VECTOR(7DOWNTO0);r0:INTEGER;inst:instruction;ENDRECORD;SIGNALaddbus1,addbus2:STD_LOGIC_VECTOR(7DOWNTO0);SIGNALresult:INTEGER;SIGNALalu_code:instruction;SIGNALr_bank:bank:=(,,0,add);addbus1=r_bank.addr1;r_bank.inst=alu_code;3.2.3用户定义的子类型用户定义的子类型是用户对已定义的数据类型,作一些范围限制而形成的一种新的数据类型。子类型定义的一般格式为:SUBTYPE子类型名IS数据类型名[范围];例如SUBTYPEiobusISSTD_LOGIC_VECTOR(7DOWNTO0);SUBTYPEdigitISINTEGERRANGE0TO9;子类型可以对原数据类型指定范围而形成,也可以完全和原数据类型范围一致。3.2.4数据类型的转换在VHDL语言中,数据类型的定义是相当严格的,不同类型的数据是不能进行运算和直接代入的。为了实现正确的代入操作,必须将要代入的数据进行类型变换。这就是所谓类型变换。变换函数通常由VHDL语言的包集合提供。类型变换函数数据类型转换方式
⑴通过调用类型转换函数,使相互操作的数据对象的类型一致,从而完成相互操作。⑵对相互间非常关联的数据类型(如整型、浮点型),可进行直接类型转换。格式:数据类型标识符(表达式)如:variablea,b:real;variablec,d:integer;……a:=real(c);d:=integer(b);3.2.5数据类型的限定在VHDL语言中,有时可以用所描述的文字的上下关系来判断某一数据的数据类型。例如:SIGNALa:STD_LOGIC_VECTOR(7DOWNTO0);a=;联系上下文关系,可以断定不是字符串(String),也不是位矢量(Bit_Vector),而是“STD_LOGIC_VECTOR”。但是,有时也有判断不出来的情况。例如:CASE(abc)ISWHEN“001”=Y=;WHEN“010”=Y=;ENDCASE数据类型的限定(续)在上例中abc的数据类型如果不确定就会发生错误。在这种情况下就要对数据进行类型限定(这类似于C语言中的强制方式)。数据类型限定的方式是在数据前加上“类型名′”。例如:a=STD_LOGIC_VECTOR′();SUBTYPESTD3BITISSTD_LOGIC_VECTOR(0TO2);CASESTD3BIT′(abc)ISW
文档评论(0)