- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
緒論什麼是FPGA?現場可編程門陣列 FieldProgrammableGateArray一種可編程邏輯器件Xilinx創始人RossFreeman在20世紀80年代初發明
斯坦福大學NetFPGA
可編程邏輯器件可編程邏輯器件ProgrammableLogicDevice,PLD20世紀70年代,專用積體電路(ASIC)發展而來軟體編程配置,可擦寫發展歷程70年代初期,PROM,RPROM,EEPROM70年代中期,PAL,GAL80年代中期,CPLD,FPGA90年代末期,SOPC,SOC
CPLD與FPGACPLD(ComplexProgrammableLogicDevice)采連續式佈線結構,較適合用來實現各種運算和組合邏輯。FPGA採用分段式佈線結構,適用於實現循序邏輯,寄存器資源豐富。
FPGA與ASICASIC(專用積體電路)-定制FPGA(現場可編程門陣列)-半定制採用FPGA,用戶不需要投片生產,就能得到合用的晶片FPGA可作為其他全定制或半定制ASIC電路的中試樣片FPGA由存放在片內RAM中的程式來設置工作狀態,可以反復使用
FPGA結構簡介邏輯單元陣列可配置邏輯模組CLB(ConfigurableLogicBlock)輸出輸入模組IOB(InputOutputBlock)內部連線(Interconnect)
Virtex-II的架構Virtex?-IIarchitecture’scorevoltage
operatesat1.5VI/OBlocks(IOBs)ConfigurableLogicBlocks(CLBs)ClockManagement(DCMs,BUFGMUXes)BlockSelectRAM?resourceDedicatedmultipliersProgrammableinterconnect
IOBIOB分成若干個組(Bank),每個Bank介面電壓相同。
可配置邏輯塊(CLBTile)
SLICE
LUT4或6輸入
DCM時鐘資源管理器
BlockRAM以Virtex-II為例
BlockRAM
其他資源佈線資源移位寄存器分佈式RAM嵌入式IP核軟核:寄存器傳輸級(RTL)模型固核:帶有平面規劃資訊的網表硬核:經驗證的設計版圖
FPGA引腳
主要廠商Xilinx 軍品級、宇航級AlteraActelLattice
市場比較Xilinx$481MinQ206LatticeActelQuickLogicSource:CompanyReports(LSCC,ALTR,ACTL,XLNX,QUIK)RevenuebycalendarquarterXilinxRevenue$1.73Bin2005AlteraXilinx
可編程器件市場份額(2007)Source:CompanyreportsLatestinformationavailable;computedona4-quarterrollingbasisAlteraAll
OthersFPGASegmentXilinxrevenuesaregreaterthanallotherpure-playPLDcompaniescombined.Xilinx
XilinxFPGA發展歷史1985年,Xilinx當全球首款FPGA產品XC2064,2μm工藝,包含64個邏輯模組和85000個電晶體,門數量不超過1000個。2007年,65nm工藝的Virtex5產品,門數量已經達到千萬級,電晶體個數超過10億個。2009年,45nm工藝的Virtex6系列,76萬個邏輯單元,功耗降低50%。最新面世XilinxVirtex7系列,28nm工藝,200萬個邏輯單元,功耗再降低50%。
Virtex系列工藝/核心電壓時鐘特色Virtex-2150nm1.5V420MHz40萬-800萬門Virtex-2Pro130nm1.5V420MHz2個400MHz的PowerPC3.125GbpsRocketIO?Virtex-490ns1.2V500MHz20萬個邏輯單元LX、SX、FXVirtex-565ns1V550MHz33萬個邏輯單元LX、LXT、SXT
XilinxFPGA家族200220062008201070060020002004CoolRunner-IISpartan-3E100MHz,92DMIPSNextGeneration
SpartanSpartan-3100MHz,92DMIPSVi
原创力文档


文档评论(0)