EDA-VerilogHDL期末必考试题.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

一、填空题(10分,每小题1分)

1.用EDA技术进行电子系统设计的目标是最终完成ASIC的设

计与实现。

2.可编程器件分为FPGA和CPLD。

3.随着EDA技术的不断完善与成熟,自顶向下的设计方法更多的被应用于VerilogHDL

设计当中。

4.目前国际上较大的PLD器件制造公司有Altera和Xilinx公司。

5.完整的条件语句将产生组合电路,不完整的条件语句将产生时序

电路。

6.阻塞性赋值符号为=,非阻塞性赋值符号为

=。

二、选择题(10分,每小题2分)

1.大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述

中,正确的是C。

A.FPGA全称为复杂可编程逻辑器件;

B.FPGA是基于乘积项结构的可编程逻辑器件;

C.基于SRAM的FPGA器件,在每次上电后必须进行一次配置;

D.在Altera公司生产的器件中,MAX7000系列属FPGA结构。

2.基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→综合

→_____→→适配→编程下载→硬件测试。正确的是

B。

①功能仿真②时序仿真③逻辑综合④配置⑤分配管脚

A.③①B.①⑤C.④⑤D.④②

3.子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行

速度(即速度优化);指出下列哪些方法是面积优化B。

①流水线设计②资源共享③逻辑优化④串行化⑤寄存器配平⑥关键路径法

A.①③⑤B.②③④C.②⑤⑥D.①④⑥

4.下列标识符中,____A______是不合法的标识符。

A.9moonB.State0C.Not_Ack_0D.signall

5.下列语句中,不属于并行语句的是:___D____

1/7

A.过程语句B.assign语句C.元件例化语句D.case语句

三、EDA名词解释(10分)

写出下列缩写的中文含义:

ASIC:RTL:

FPGA:SOPC:

CPLD:LPM:

EDA:IEEE:

IP:ISP:

四、简答题(10分)

1.简要说明仿真时阻塞赋值与非阻塞赋值的区别(本题4分)。

2.简述有限状态机FSM分为哪两类?有何区别?有限状态机的状态编码风格主要有

哪三种?FSM的三段式描述风格中,三段分别描述什么?(本题6分)

五、程序注解(20分,每空1分)

moduleAAA(a,b);

outputa;

文档评论(0)

各类考试卷精编 + 关注
官方认证
内容提供者

各类考试卷、真题卷

认证主体社旗县兴中文具店(个体工商户)
IP属地河南
统一社会信用代码/组织机构代码
92411327MAD627N96D

1亿VIP精品文档

相关文档