数电数字钟实训教案.pdfVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

名师精编优秀教案

数字钟教案

一、目标与要求:

(1)掌握数字钟的工作原理。

(2)掌握典型集成芯片的功能的使用。

(3)能通过实际电路方案的分析比较、设计计算、元器件选取和安

装调试等环节,初步掌握简单实用电路的分析方法和工程设计方法。

(4)掌握调试过程和方法:检查电路、分块调试、静态调试、/动态

调试、整机联调和指标测试。

(5)能独立解决自行设计过程中遇到的问题。

二、实验仪器

1、示波器

2、直流电压源

3、函数信号发生器

4、电子课程设计实验箱

5、数字万用表

6、所需主要元器件及耗材:芯片74LS00,74LS48,CD4518,CD4060,

一位数码管,74LS74等

三、数字钟的功能要求

1、基本功能

①准确计时,以数字形式显示时、分、秒的时间

名师精编优秀教案

②小时的计时要求为“24翻1”,分和秒的计时要求为60进位

2、扩展功能

校正时间

数字钟电路系统由主体电路和扩展电路两大部分所组成,各模块

简介以下:

①振荡器振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基

准,再经分频器输出标准秒脉冲。

②计数器秒计数器计满60后向分计数器进位,分计数器计满60后向

小时计数器进位,时计数器按照“12翻1”规律计数。

③计数器的输出经译码器送显示器。

④计时出现误差时可以用校时电路进行校时、校分、校秒

⑤扩展电路必须在主体电路正常运行的情况下才能进行功能扩展

四、理论设计的步骤与方法

数字电路装置是运用数字电子技术实现某种功能的电路系统.本

课程设计包括:数字电路的理论设计即逻辑设计,安装调试,并最后做

出符合指标要求的数字电路装置.有关安装调试的内容在后面介绍.

电路的逻辑设计,通常称为电路的预设计。

五、数字钟的组成和原理

数字钟一般由石英振荡器、分频器、计数器、译码器/驱动器、

显示器以及校时和报时等几部分组成。这些都是数字电路中应用最广

泛的基本电路。逻辑框图如图3-1-1所示,石英晶体振荡器产生的脉

冲信号送到分频器,分频器将振荡器输出的脉冲信号分成每秒一次

名师精编优秀教案

(1HZ)的方波作为秒脉冲,秒脉冲信号送入计数器进行计数,并把

累计的结果通过译码以“时”、“分”、“秒”的十进制数字显示出来。

“秒”、“分”计数均由两级计数器组成的六十进制计数电路实现。“时”

计数由两级计数器组成的十二或二十四进制计数电路来实现。所有计

数结果由对应的译码器和LED(或LCD)数码管显示出来。

1.石英晶体振荡器

振荡器是计时器的重要组成部分。它主要用来产生时间标准信

号,经分频后得到秒时间脉冲。因此数字钟的精度取决于石英晶体振

荡器。从数字钟的精度考虑,晶振频率越高,钟的计时准确度就愈高,

但这将使振荡器的耦电量增大,分频电路的级数也要增加,因此一般

选取石英晶体频率为32678HZ,这样也便于分频得到1HZ的信号。

振荡电路如图1-1-1所示。由石英晶体、微调电容等元器件构成。

电容C、C与晶体共构成Π网络,完成正反馈选频。

12

图1-1-1

2.计数电路

经过分频器得到的1HZ的秒脉冲信号被送到计时电路,计时电路

由六级计数器构成。完成“时”、“分”、“秒”计数。其中“秒”、“分”

计数均为六十进制,“时”为十二或二十四进制。由于集成电路的发

展,人们不再用触发器去设计这些计数电路,而是使用中规模计数器,

名师精编优秀教案

采用反馈归零的方法去实现,即当计数状态达到所需模值后,经门电

路或触发器译码,反馈产生“复位”脉冲,使计数器清零,然后重新

进行下一个循环。

(1)二十四进位

(2)六十进位

4.译码、显示电路

译码电路采用专用译码器。其功能是将“时”、“分”、“秒”计数

器中计数的输出状态(8421BCD)翻译成七段数码管能显

文档评论(0)

137****1682 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档