dds信号发生器说明书x.pdf

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

目录

1DDS原理.

1.1关于频率发生器

1.2DDS的工作原理和电路结构

1.3DDS的主要优点.

2方案及选取.

2.1基于DDS的信号发生器方案

2.2不同方案的介绍

3单元电路设计

3.1关于设计

3.2显示模块

3.3频率控制字模块

3.4波形存储模块

3.5模数转换模块.

3.6基准时钟产生电路.

3.7按键消抖电路

4关于仿真及调试.

5设计体会及今后的改进意见

参考文献

1DDS原理

1.1关于频率发生器

高精度、高分辨力、低噪声、高频谱纯度、宽频率范围的信号源,在通信、电

子等各个方面都具有极其广泛的用途.要设计这样的信号源一般使用频率合成技

术。锁相环路(PLL)是传统频率合成技术的核心,也是目前主要采用的技术。但在

要求输出频率范围很宽而分辨力又很高的信号时,往往需要采取多锁相环路及小效

分频等复杂方法和补偿措施。这种思路不仅结构复杂,可靠性低,而且成本高,很

不利于其推广。

美国推出的直接数字式频率合成器(DirectDistalSynthesizer,简称DDS)

利用单片DDS芯片加D/A变换器、低通滤波器(LPF)便可输出高分辨力、宽频率范

围的正弦信号。它直接从相位出发合成所需的波形。其建立在采样定理的基础上,

首先对需要产生的波形进行采样,将采样值数字化后存入存储器作为查找表,然后

再通过查表将数据读出,经过D/A转换器转换成模拟量,把存入的波形重新合成

出来。它具有频率切换速度快、频率分辨率高、相位可连续线性变化、生成的正弦

/余弦信号正交特性等特点,并且其数字压控振荡器NCO的相位、幅度均得以数字

化。DDS如果和PLL相配合,可以极大地减小信号源的体积和复杂程度。

1.2DDS的工作原理和电路结构

DDS的工作原理是以数控振荡器的方式,产生频率、相位可控制的正弦波

(SineWave)。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换

电路、D/A转换器和低通滤波器(LPF)。图1所示是一个基本的DDS电路工作原理

框图。其中,频率累加器对输人信号进行累加运算,产生频率控制数据(Frequency

Data或相位步进量Phase)相位累加器由N位全加器和N位累加寄存器级联而成,

对代表频率的二进制码进行累加运算,是典型的反馈电路,产生累加结果Y。幅度

/相位转换电路实质是一个波形存储器(WaveformMemory),以供查表使用。读出

的数据送人D/A转换器和低通滤波器。具体工作过程如下:

图1-1信号发生器结构框图

每来一个时钟脉冲F,N位加法器将频率控制数据X与累加寄存器输出的累

clk

加相位数据相加,把相加后的结果Y送至累加寄存器的输入端。累加寄存器一方面

将在上一时钟周期作用后所产生的新的相位数据反馈到加法器的输入端,以使加法

器在下一时钟的作用下继续与频率控制数据x相加;另一方面,将这个值作为取

样地址值送人幅度/相位转换电路(即图1中的波形存储器),幅度/相位转换电路

根据这个地址值输出相应的波形数据。最后,经数/模转换(D/AConverter)和低

通滤波器(LowPassFilter)将波形数据转换成所需要的模拟波形。相位累加器在

基准时钟的作用下,进行线性相位累加,当相位累加器累加满量时就会产生一次溢

出,这样就完成了一个周期,这个周期也就是DDS合成信号的一个频率周期。DDS

输出信号的频率由式(1)给定:

F=(X/Y)×F(1)

clk

例如,我们假定基准时钟为70MHz,累加器为16位,则:

文档评论(0)

单元金卷 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档