17.并行接口芯片8255A及其应用课件讲解.ppt

17.并行接口芯片8255A及其应用课件讲解.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

并行接口芯片8255A及其应用可编程并行I/O接口8255A Intel8255A是一个广泛用于微机系统的可编程并行I/O接口。 8255A采用40脚双列直插式封装,有24条并行I/O管脚。 8255A不需附加外部电路便可和大多数外设直接连接,使用十分方便。18255A的内部结构和管脚D7~D0数据总线缓冲器读/写控制逻辑RDWRA1A0RESETCS端口C(低4位)端口A端口C(高4位)端口BA组控制B组控制PB7~PB0PC7~PC4PC3~PC0PA7~PA08255A的管脚特性◆8255A与外设相连的有三个8位数据端口:端口A(PA7~PA0)、端口B(PB7~PB0)、端口C(PC7~PC)。◆8255A内部有A组(PA7~PA0,PC7~PC4)和B组(PB7~PB0,PC3~PC0)逻辑控制,分别控制A、B组的工作方式和读/写操作。◆8255A有一个8位数据缓冲器,D7~D0(双向、三态)数据线与系统数据总线相连。◆8255A有六条读/写控制逻辑管脚(RESET,WR,RD,CS,A1,A0)接收CPU和译码电路的控制信号或地址信号。8255A读/写操作的控制逻辑CSRDWRA1A0传输操作说明00100端口A→数据总线00101端口B→数据总线00110端口C→数据总线00111非法状态01000数据总线→端口A01001数据总线→端口B01010数据总线→端口C01011数据总线→控制口1××××D7~D0呈高阻状态28255A的控制字8255A的方式选择控制字A组方式00:方式001:方式11×:方式2A口0:输出1:输入B组方式0:方式01:方式1特征位D7D6D5D4D3D2D1D01PC7~PC40:输出1:输入PC3~PC00:输出1:输入B口0:输出1:输入8255A端口C置位/复位控制字未用位选择000:PC0001:PC1┇111:PC7置位/复位1:置位0:复位特征位D7D6D5D4D3D2D1D008255A控制字设置示例◆8255A控制字通过写控制端口的方式设置。◆8255A控制字的性质通过特征位区分。◆例如,8255A端口地址54H~57H。 MOVAL,0A2H OUT57H,AL ;写控制字0A2H MOVAL,05H OUT57H,AL ;设置PC2=1 MOVAL,08H OUT57H,AL ;设置PC4=038255A的工作方式 8255A有三种工作方式: 方式0——基本输入/输出方式。通常用于不需联络的数据传输,端口A,B,C均可作为并行输入口或输出口使用。 方式1——选通输入/输出方式。方式1需要使用端口C提供固定的3位联络信号。 方式2——双向传输方式。方式2相当于方式1的输入和输出组合,需要端口C提供固定的5位联络信号。 8255A的端口A可以选择方式0,方式1,方式2。 8255A的端口B可以选择方式0,方式1。 8255A的端口C做并行数据口,仅可以为方式0。*lizhi*

文档评论(0)

方世玉 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6101050130000123

1亿VIP精品文档

相关文档