- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑实验
实验报告
实验项
多路选择器实验时间2019.11.29
目
实验目
通过实验,使学生学会设计多路选择器
的
实验环
BASYS3,vivado
境
多路选择器
1)分析输入、输出;根据方程和IP核库判断需要使用的门电路以及个数。
逻辑表达式:Y=S1’S0’D0+S1’S0D1+S1S0’D2+S1S0D3
电路图:
实验内
容及步
骤(含电
路原理
图非门:2个与门:4个或门:一个
/Verilog
程序、管2)创建新的工程,加载需要使用的IP核。
脚分配、
仿真结3)创建BD设计文件,添加你所需要的IP核,进行端口设置和连线操作。
果等;扩
展内容
也列入
本栏)
4)完成原理图设计后,生成顶层文件(GenerateOutputProducts)和HDL代
码文件(CreateHDLWrapper)。
5)配置管脚约束(I/OPLANNING),为输入指定相应的拨码开关,为输出指
定相应的led灯显示。
DOR2
D1T1
D2V1
D3W2
S0R3
S1T2
YL1
6)综合、实现、生成bitstream。
7)仿真验证
自己设计的4选1多路选择器实现逻辑函数
1)y=ab+a’b+ab’
a=S1b=S0
D1=D2=D3=1;D0=0
通过改变S1,S0来观察Y
aby
000
011
101
111
(接上)
实验内
容及步
骤(含电
路原理
图
/Verilog
程序、管
脚分配、
仿真结2)y=abc+ab’+a’bc
a=S1b=S0
果等;扩
展内容D2=1D0=0D1,D3使其输入相同的值=c
也列入改变S0,S1,D1,D3(输入值相同),观察Y
本栏)abcy
0000
0010
0100
011
文档评论(0)