《微处理器与嵌入式系统设计》期末复习题.pdfVIP

《微处理器与嵌入式系统设计》期末复习题.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

《微处理器与嵌入式系统设计》期末复习题--第1页

《微处理器与嵌入式系统设计》期末复习题

1.Cortex-M处理器采用的架构是()

Av4TBv5TE

Cv6Dv7

2.NVIC可用来表示优先权等级的位数可配置为是()

A2B4

C6D8

3.Cortex-M3的提供的流水线是()

A2级B3级

C5级D8级

4.Context-M3处理器的寄存器R14代表()

A通用寄存器B链接寄存器

C程序计数器D程序状态寄存器

5.Cortex-M3使用的存储器格式是()

A小端格式B大端格式

C小端或大端格式D没有正确答案

6.每个通用I/O端口有()个32位的配置寄存器,()个32位的数据寄存器,

()个32位的置位/复位寄存器,()个16位的复位寄存器,()个32位的锁定

寄存器。()

A2,1,2,1,1B2,2,1,1,1

C2,2,2,1,1D2,2,1,2,1

7.()寄存器的目的就是用来允许对GPIO寄存器进行原子的读/修改操作。()

AGPIOX_BSRR和GPIOX_BRRBGPIOX_CRL和GPIOX_CRHC

CGPIOX_BSRR和GPIOX_LCKRDGPIOX_IDR和GPIOX_ODR

8.所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为()时可以是激活的或者

非激活的。()

A输入B输出

C推挽D开漏

9.每个I/O端口位可以自由的编程,尽管I/O端口寄存器必须以()的方式访问。

()

A16位字B16位字节

C32位字节D32位字

10.固件库中的标志状态(FlagStatus)类型被赋予以下两个值。()

AENABLE或者DISABLEBSUCCESS或者ERROR

《微处理器与嵌入式系统设计》期末复习题--第1页

《微处理器与嵌入式系统设计》期末复习题--第2页

CSET或者RESTEDYES或者NO

11.STM32F103采用()位来编辑中断的优先级。()

A4B8

C16D、32

12.向量中断控制器最多可支持____个IRQ中断。()

A127B128

C240D255

13.系统控制寄存器NVIC和处理器内核接口紧密耦合,主要目的是()。

A结构更紧凑,减小芯片的尺寸

B连接更可靠,减小出错的概率

C减小延时,高效处理最近发生的中断

D无所谓,没有特别的意思,远一点也没有关系

14关于中断嵌套说法正确的是()。

A只要响应优先级不一样就有可能发生中断嵌套

B只要抢占式优先级不一样就有可能发生中断嵌套

C只有抢占式优先级和响应优先级都不一才有可能发生中断嵌套

D以上说法都不对

15.在STM32103嵌套向量中断控制器管理下,可将中断分为()组。()

A4B5

C6D7

16.中断屏蔽器能屏蔽(

文档评论(0)

1636091513dfe9a + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档