数据采集中数采中控板设计理念刍议.docx

数据采集中数采中控板设计理念刍议.docx

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

??

?

??

数据采集中数采中控板设计理念刍议

?

?

?

?

?

??

?

?

?

西安天安电子科技有限公司陕西西安710000

前言

数采中控模块主要完成中频信号采集、数据预处理、射频前端逻辑控制、板级通信、片间通信、数据存储等功能。完成整个设备的数据流处理、传输、存储和时序控制。数采中控的使用,对数据采集有十分重要的作用。

关键词:数采中控,数据采集,组成部分

1、数采中控设计理念

数据采集器将中频信号首先进行AD变换,接着进行数字下变频(DDC)及数字滤波以降低数据量。数采一共需32个通道,可以将8路/4路做在一块板子上,整个数采器由4/8块数采板组成,多个数采板安装在机箱内,通过母版连接,母版将供电、时钟、控制信号分配给各个数采板,数采板将采集到的数字信号汇集到母版通过光纤传输给数据处理机存储设备(SSD硬盘)。控制信号里包含三个信号:数采卡工作信号、频率综合器串口通信信号,及发射机使能信号。数采卡工作信号分配给各数采卡,频率综合器串口通信信号和发射机使能信号通过数采卡转发,由一块数采卡数采(为保证数采卡标准化,每个数采卡都留有接口)输出,送至频率综合器和发射机。

数采中控模块通过上位机或外部机械控制接口实现数采子卡对各射频前端的逻辑时序进行控制输出和工作状态的控制。逻辑控制指令通过通信母板传输至4块数采子卡,数采子卡通过FPGA输出逻辑开关控制时序,射频前端单元频踪模块开始扫频输出,开关阵列时序开始工作。同时数采子卡接收开始采集数据指令,32路射频前端的中频信号通过AD转换芯片转换成数字信号,数据经过转化后进行DDC(数字下变频、抽取及滤波),32路数据通过通信母板将数据缓存到固态硬盘中。

2、数采中控设计组成

数采中控模块主要完成雷达系统射频前端单元的多路信号采集、数据缓存、电源管理、时钟管理、数据与指令通信、逻辑时序控制、大数据协议传输存储等功能。数采中控模块包含:4块8通道数据采集板卡,1块通信母卡。32路模拟中频信号通过4块数采子卡完成数据采集、数据预处理、逻辑时序输出控制,通过PCIE高速数据接口将处理后的数据输出至数采通信母板。通信母板根据上位机和机械触发指令,向数采子卡下发工作指令,包括射频频踪工作时序和数采子卡使能信号。通信母板将4块数采子卡处理后的数据进行协议打包,通过光纤接口连接到电脑主机,将数据保存在特定的SATA接口的机械硬盘上。

数采中控模块主要分为2个部分:数采子卡和通信母卡。数采子卡有4块,每块8路中频信号采集通道,包含ADC、FPGA、DDR3、PCIE、电平转换、电源管理等。

数采子卡的FPGA为整个板卡的数据处理和时序逻辑控制平台,数采子卡主芯片为XC7K325T系列。AD模数转换采用4片2通道16位100M模数转换芯片AD9268。并对采集的中频模拟数据进行数据预处理、下变频、数据协议打包等处理。通过PCIE接口将打包的数据传输到通信母板。数采子卡还包括DDR3数据缓存(选用MT41J256M16)、FPGA电源管理、DDR3电源管理、AD电源管理、逻辑电平转换等,主要电源管理芯片选用LTM4644。9芯微矩形接口输出逻辑开关控制时序到射频前端单元,控制频踪和开关时序。

通信母板主要对4块数采子卡处理后的数据进行协议打包并存储到指定机械硬盘。通信母板主芯片为XC7V485T系列,接收四路PCIE接口数据进行协议传输打包,通过通信母板光纤接口连接电脑主机存储至指定SATA接口机械硬盘。EPM570为ALTERA公司CPLD,主要完成通信母板3片FPGA的上电控制时序和其他主要部件的逻辑时序控制。并且包括DDR3数据缓存(选用MT41J256M16)、FPGA电源管理、DDR3电源管理、AD电源管理、逻辑电平转换等,主要电源管理芯片选用LTM4644。

信号处理部分设计

FPGA信号处理主要包括数字下变频、滤波抽取,信号处理部分的流程图如下图所示:

信号处理部分的程序在FPGA内部实现,对采集模块送达的100MHz采样速率的数据,首先进行频率搬移,中心频率可以设置为5MHz,即将5MHz的频率搬移到零频率;在频率搬移之后进行滤波抽取,采用2抽1,将中频回波信号变成基带信号,数据率为50M。然后进行滤波抽取,采用10抽1,抽样后数据的采样频率降低为5M,然后对数据进行组帧处理,最后将组帧后的数据和参数一起传送给主机,让主机进行最后的处理和显示。

数据采集部分

数据采集功能是对来自A、B两部毫米波前端的共四路雷达回波信号(中频I/Q信号各两路)进行高速数据采集与处理,包括ADC数字化、DDC数字下变频、抽取、滤波等功能,得到数字基带I/Q信号。回波信号是经过两个SMA接头分I、Q两路来自毫米波前端。

数据采集部分工作时,AD转换芯片在100MHz的时

文档评论(0)

186****3950 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档