EDA技术考试试题B及详细答案.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

EDA技术考试试题B及详细答案--第1页

《EDA技术》第二学期期末试题B

卷号:B时间:120分钟2008年6月

专业:电子信息工程学号:姓名:

一、填空题(20分,每题2分)

当前ASIC制造商都自己开发了HDL语言,但是都不通用,只有美国国防部开发的()语言

成为了IEEE.STD_1076标准,并在全世界得到了承认。

载入protel的Schematic中的()和()可满足一般用户需求,两个零件库中含有二极管、

三极管、电阻、电容、电感等常用元件。

零件封装是指()。

EDA技术也称(),是在()技术的基础上发展起来的计算机软件系统。

目前世界上有十几家生产CPLD/FPGA的公司,最大的三家是:(),(),LATTIC。

顺序描述语句中,()在MAX-PLUS中不被支持。

VHDL语句中能被赋予一定值的对象称为客体,主要有常数,信号和变量。其中常数对应代

表数字电路中的电源和接地等。信号对应物理设计中的()。

FPGA可分为两大类,分别是SRAM-BASE和Anti-Fuse设计时一般选用()。

100mil=()mm,7.62mm=()mil。

PCB封装元件实际上就是()。

二、名词解释题(20分,每题4分)

1PLD/FPGA

2.过孔

3.铜膜线

4PROM、PAL和PLA

5自顶向下的/自下而上的设计方法

三、选择题(15分,每题3分)

1.下列常用热键具有在元件浮动状态时,编辑元件属性功能的是()

PgUp

Tab

Spacebar

Esc

2.Design/Options菜单中下列选项不属于开关选项的是:()

A.SnapGrid

B.HiddenPins

C.ElectricalGrid

D.Titleblock

3.下列不属于VHDL基本程序结构是()

A..CONFIGURATION定义区

B..ARCHITECTURE定义区

C.USE定义区

D.ENTITY定义区

4.下列关于VHDL中信号说法不正确的是:()

A.信号赋值可以有延迟时间,

B.信号除当前值外还有许多相关值,如历史信息等,变量只有当前值

EDA技术考试试题B及详细答案--第1页

EDA技术考试试题B及详细答案--第2页

C.信号可以是多个进程的全局信号

D.号值输入信号时采用代入符“:=”,而不是赋值符”=”,同时信号可以附加延时。

5.下列各表达式不正确的是:()

A“1011”SLL=“0110”

BSingala:bit_vector(7downto0);a=;则a(0)=’0’

C(-5)rem2=(-1)

D5mod(-2)=(-1)

四、简答题(12分,每题6分)

1原理图设计步骤

2过程调用语句可以并发执行,但要注意那些问题

五论述题(13分)

MAX+PLUSII软件设计流程

六.VHDL语言编程题(20分)

(1)VHDL语言编写2输入或非门(5分)

(2)VHDL语言编写半加器(6分)

(3)VHDL语言编写十二进制同步计数器(9分)

引脚定义:

reset复位

en计数控制

c

您可能关注的文档

文档评论(0)

182****5538 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档