网站大量收购闲置独家精品文档,联系QQ:2885784924

微机原理与控制技术试题.pdfVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

微机原理与控制技术试题

《微机原理》答疑题库

1.求–75D的二进制和16进制单字节补码及双字节补码表示

解:+75D二进制补码

将各位取反,得,末位加1得

所以-75D单字节补码=0B5H

其双字节补码可由将单字节补码的最高位扩展到高字节得到.

即-75D双字节补码=1111111110110101B=0FFB5H

(注意,对于16进制数,若第一个数字是字母A—F,则应在前面加

上0)

2.求补码0A5H的真值。

解:0A5H各位取反,得末位加1得=91D所以,0A5H的真值为十进制的-91

(注意,正数与负数是互补的关系)

3.8088和8086的比较

1.外部数据总线位数的差别:8086CPU的外部数据总线有16位,

在一个总线周期内可输入/输出一个字(16位数据),使系统处理数据和

对中断响应的速度得以加快;而8088CPU的外部数据总线为8位,在

一个总线周期内只能输入/输出一个字节(8位数据)。也正因为如此,

8088被称为准16位处理器。

2.指令队列容量的差别:8086CPU的指令队列可容纳6个字节,

且在每个总

线周期中从存储器中取出2个字节的指令代码填入指令队列,这

可提高取指操作和其它操作的并行率,从而提高系统工作速度;而

8088CPU的指令队列只能容纳4个字节,且在每个总线周期中只能取

一个字节的指令代码,从而增长了总线取指令的时间,在一定条件下

可能影响取指令操作和其它操作的并行率。3.引脚特性的差别:两种

CPU的引脚功能是相同的,但有以下几点不同:(1)AD15~AD0的定

义不同:在8086中都定义为地址/数据复用总线;而在8088中,由

于只需用8条数据总线,因此,对应予8086的AD15~AD8这8条

引脚,只作地址线使用。

(2)34号引脚的定义不同:在8086中定义为BHE信号;而在

8088中定义为SS0,它与DT/R,IO/M一起用作最小方式下的周期状

态信号。

(3)28号引脚的相位不同:在8086中为M/IO;而在8088中被

倒相,改为IO/M,以便与8080/8085系统的总线结构兼容。

4.最小方式下,8086的24~31脚的控制线功能及含义。

答:(1)M/IO(Memory/InputandOutput,输出,三态)

存储器/输入输出控制信号:用于区分是访问存储器还是访问IO,

被接至存储器芯片或接口芯片的片选端。若为高电平,表示CPU和存

储器之间进行数据传输;若为低电平,表示CPU和输入/输出设备之

间进行数据传输。当DMA时,此线被置为浮空。

(2)WR(WRite,输出,低电平有效,三态)写控制信号

是CPU用来表示在进行对存储器或是对I/O进行写操作。在任

何写周期,WR只在T2,T3和Tw有效,在DMA时,此线被置为浮

空。

(5)INTA(INterruptAcknowledge,输出,低电平有效)中断响应

信号

是在中断响应周期中由CPU对外设中断请求作出的响应。对8086,

INTA信号实际上是位于连续两个总线周期中的两个负脉冲(见图2-

24),在每个总线周期的T2,T3和Tw状态下,INTA端为低电平。第

一个负脉冲通知外设的接口,它发出的中断请求已经得到允许;第二

个负脉冲期间,由外设接口往数据

文档评论(0)

177****7939 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档