- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
《微机原理》2012-2013A闭卷
参考答案及评分标准
一、填空题(每空1分,共20分)
1.I/O接口,总线
2.64kB
3.31234H,CS=3000H,IP=1234H,SS=4000H,SP=0FFCH
4.直接寻址,段间直接转移
5.8,字或单元,/BHE,数据总线高8位
6.查询,中断
7.IR0,29
8.___3__,__16__
二、简答题(共37分)
1.设计I/O接口电路的基本原则是什么?为什么?(4分)
答:设计I/O接口电路的基本原则是“输入要缓冲,输出要锁存”
为了解决CPU为多个外设服务,与外设之间存在的速度不匹配的问题,采用这样的原
则,缓冲器可以使CPU不被某一外设独占,CPU的运行速度比较快,输出数据通常要经
过锁存才能被外设。
评分标准:接口电路的基本原则2分,各1分。
2.CPU中总线接口单元BIU的基本功能是形成地址、取指令、指令排队、存取操作数和
总线控制等,请简要说明BIU中有哪些组成部分可以完成以上所述的功能。(4分)
答:段寄存器、地址加法器、指令指针寄存器、暂存器、指令队列、总线控制逻辑
评分标准:段寄存器、指令指针寄存器1分;地址加法器1分;
指令队列1分;总线控制逻辑1分。
3.CPU中的AX或AL寄存器被称为累加器,它在CPU运行过程中有着非常重要的作用,
有些指令的执行必须并且只能使用累加器,请列出两种这样的指令,并说明累加器的功
能。(4分)
答:INAL,port;端口输入的数据放在累加器
OUTport,AL;输出到端口的数据存放在累加器
XLAT;表内位移放在AL,表转换结果放在AL
DAA;BCD调整的数据存放在AL
MUL源操作数;AX-AL*源
DIV源操作数;AL-AX/源的商
SCAS目的字符串:AL/AX(字节/字操作)内容减去ES:DI中的串元素
评分标准:写出两条正确的指令各1分,说明指令中累加器的功能各1分。
4.指令的执行是通过译码产生有效的电平驱动三总线,完成相应的功能,请简述指令MOV
AX,[2000H]的执行过程(需说明BHEALEMIO/RD
、、、引脚上的有效电平和作
用)。(4分)
BHEALEMIO/
答:指令译码,输出20位地址,=0,配合=1时锁存地址,=1选
通器,RD=0时控制读选通,奇地址和偶地址体同时选通,16位数据通过数据总
线送入CPU的AX寄存器。
评分标准:指令执行过程2分,各引脚有效电平和作用2分;
5.查询式输入方式的接口电路如下,请简述它的工作过程。(4分)
文档评论(0)