- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第9章时序逻辑电路习题解答
9.1R端和S端的输入信号如题9.1图所示,设基本RS触发器的初始状态分别为1和
dd
0两种情况,试画出Q端的输出波形。
题9.1图
9.2同步RS触发器的CP、R、S端的状态波形如题9.2图所示。设初始状态为0和1两
种情况,试画出Q端的状态波形。
题9.2图
9.3设主从型JK触发器的初始状态为0,J、K、CP端的输入波形如题9.3图所示。试
画出Q端的输出波形(下降沿触发翻转)。
解:
9.4设主从型JK触发器的初始状态为0,J、K、CP端输入波形如题9.4图所示。试画
出Q端的输出波形(下降沿触发翻转)。如初始状态为1态,Q端的波形又如何?
解:
第9章时序逻辑电路225
9.5设维持阻塞型D触发器的初始状态为0,D端和CP端的输入波形如题9.5图所示,
试画出Q端的输出波形(上升沿触发翻转)。如初始状态为1态,Q端的波形又如何?
题9.3图
题9.4图题9.5图
9.6根据CP时钟脉冲,画出题9.6图所示各触发器Q端的波形。(1)设初始状态为0;
(2)设初始状态为1。(各输入端悬空时相当于“1”)
题9.6图
226第9章时序逻辑电路
9.7题9.7图所示的逻辑电路中,有J和K两个输入端,试分析其逻辑功能,并说明它
是何种触发器。
题9.7图
RDQ
9.8根据题9.8图所示的逻辑图和相应的CP、d、的波形,试画出1和Q2端的输出
波形。设初始状态Q=Q=0。
12
题9.8图
第9章时序逻辑电路227
9.9试用4个D触发器组成一个四位右移移位寄存器。设原存数码为“1101”,待存数码
为“1001”。试列出移位寄存器的状态变化表。
9.10在题9.10图所示的逻辑电路中,试画
出Q和Q端的输出波形,时钟脉冲是一连续的
12
方波脉冲。如果时钟脉冲频率是4000Hz,那么
Q和Q波形的频率各为多少?设初始状态
12
Q=Q=0。
12
题9.10图
9.11题9.11图是用主从JK触发器组成的8421码异步十进制计数器,试分析其计数
功能。
题9.11图
228第9章时序逻辑电路
9.12题9.12图是用D触发器组成的三位异步二进制计数器,试分析其计数功能。
题9.12图
9.13试分析题9.13图的计数功能。
题9.13图
文档评论(0)