DSP最小系统课程设计.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

如有你有帮助,请购买下载,谢谢!

DSP原理应用课程设计

(最小系统设计)

班级:电信062

学号:04

姓名:

指导老师:

一.设计任务

作为目前电子技术和IT领域中的一门基本工程理论与核心技术,DSP理论

和技术既有较为完整的理论体系,又以最快的速度形成自己的产业。实际上,数

字信号处理是紧紧围绕着理论、实现及应用三方面迅速发展起来的,它以众多的

学科为理论基础,其成果又渗透到众多学科,成为理论与实践并重、在高新技术

领域中占有重要地位的新兴学科。

“DSP原理与应用”课程设计的目的是使同学们基本上掌握DSP的特点和

开发应用技巧,通过具体的电路设计和调试,领会DSP系统的设计要领。培养将

DSP应用到工程实践的能力。通过对对最小系统的设计,首先熟悉DSP综合实验

箱的硬件资源和CCS编译环境,针对实验箱的硬件模块编制应用程序在实验箱上

进行调试;进行具有实际应用功能的综合设计,包括硬件设计和相应的应用软件

的设计,通过电路的设计、调试,进一步掌握DSP硬件开发技能,强化理论知识

的实际工程应用。基本要求是进行各功能模块的实验,进一步要求是利用实验箱

所提供的各种资源完成设计性和综合性实验。

二.总体方案

我们设计的最小系统主要包括TMS320LF2407A、RAM、电源芯片复位电

路、时钟输入电路、JTAG仿真接口等。我们从原理图设计开始,独立完成了PCB

的绘制,并编写了验证程序。

三.硬件电路

1页

如有你有帮助,请购买下载,谢谢!

总体硬件的设计

指示灯

时钟复

位电路

TPS733TMS320LF2407

3Q电

源模块

JTAG仿真接

口设计模块

仿真RAM电路

四.、

1.时钟电路上的设计

在进行时钟电路设计时,需要考虑以下问题。

(1)频率。即系统工作的时钟频率。

(2)信号电平。是5V还是3V,是TTL还是CMOS电平等。

(3)时钟的沿特性。上升沿和下降沿的时间。

(4)驱动能力。考虑整个系统中的需要的时钟器件数目。

(5)采用有源晶振还是无源晶体。有源晶振驱动能力比较强,频率范围很宽,

在1Hz~400MHz之间。使用无源晶体的优点是价格便宜,但是它的驱动能

力较差,一般不能提供多个元件共享,而且它可以提供的频率范围也比较

小(一般在20kHz—60MHz)

我们设计的外部振荡器方式上网时钟电路图,如下:

画图249

此处外部有源晶体振荡器时钟频率为10MHz,且为低电压型号(供电电

源为3.3V),因此,其时钟输出端可以直接与dsp的时钟输入端XTAL1相连。

一个独立的外部振荡器产生的时钟接至XTAL1/CLKIN引脚,此时内部的振荡器被

旁路,XTAL2的引脚空着不接。外部时钟电路如下图所示

LF2407具有内部锁相环,用一个较低频率的外部时钟通过锁相环倍频电路来实

现内部倍频。对于10MHz上的外部时钟,最大可以获得10MHz×4的CPU时钟。

这对于整个电路板的电磁兼容性是很有好处

您可能关注的文档

文档评论(0)

175****9697 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档