网站大量收购闲置独家精品文档,联系QQ:2885784924

数字下变频器的FPGA设计实现.pptVIP

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第十讲

实验五:数字下变频器

的设计实现;实验目的与实验要求;实验背景知识;本讲主要内容;一、数字下变频器的根本原理;一、数字下变频器的根本原理;一、数字下变频器的根本原理;一、数字下变频器的根本原理;一、数字下变频器的根本原理;二、数字下变频器的Matlba设计;二、数字下变频器的Matlba设计;二、数字下变频器的Matlba设计;二、数字下变频器的Matlba设计;3、CIC抽取滤波器设计

抽取率D1

级数N

;二、数字下变频器的Matlba设计;二、数字下变频器的Matlba设计;4、CIC补偿滤波器设计

补偿CIC滤波器通带内的衰减

完成D2=2的抽取;4、CIC补偿滤波器设计

;4、CIC补偿滤波器设计;5、FIR滤波器设计

通带波纹指标:小于0.1dB

阻带衰减指标:-60dB;3级滤波器级联后的幅频响应特性;二、数字下变频器的Matlba设计;二、数字下变频器的Matlba设计;本讲主要内容;三、数字下变频器的FPGA实现;2、实现数字下变频器可使用的IP核〔xilinx〕

数字混频器----乘法器IP

数字控制振荡器----DDSIP

CIC滤波器---CICFILTERIP

补偿滤波器与FIR滤波器---MACFIRIP

时钟产生---DCM;数字混频器----乘法器IP

端口数据类型:有符号、无符号

输入/输出数据位宽;数字混频器----乘法器IP

端口数据类型:有符号、无符号

输入/输出数据位宽;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;三、数字下变频器的FPGA实现;3、实现时需要注意的细节

系统工作时钟速率的选择

必要条件:满足信号输入速率对计算的要求

时钟速度对系统性能的影响?思考:如何优化?;3、实现时需要注意的细节

严格考虑溢出问题

CIC抽取滤波器内部字长:Bmax=[N*log2(D*M)+Bin-1]

在我们的设计参数下,Bmax=Bin+15;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现???需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;3、实现时需要注意的细节

数据位宽确实定与数据截取;实验目的与实验要求;实验目的与实验要求;四、扩展实验

文档评论(0)

liuzhouzhong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档