- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
勿以恶小而为之,勿以善小而不为。——刘备
.....
数字电路与逻辑设计实验报告
实验七计数器的设计
:黄文轩
学号
班级:光电一班
...w
勿以恶小而为之,勿以善小而不为。——刘备
.....
一、实验目的
熟悉J-K触发器的逻辑功能,掌握J-K触发器构成异步计数器和同步计数器。
二、实验器件
1.数字电路实验箱、数字万用表、示波器。
2.虚拟器件:74LS73,74LS00,74LS08,74LS20
三、实验预习
1.复习时序逻辑电路设计方法
①根据设计要求获得真值表
②画出卡诺图或使用其他方式确定状态转换的规律
③求出各触发器的驱动方程
④根据已有方程画出电路图。
2.按实验内容设计逻辑电路画出逻辑图
Ⅰ、16进制异步计数器的设计
异步计数器的设计思路是将上一级触发器的Q输出作为下一级触发器的时钟信号,
置所有触发器的J-K为1,这样每次到达时钟下降沿都发生一次计数,每次前一级
触发器从1变化到0都使得后一级触发器反转,即引发进位操作。
画出由J-K触发器组成的异步计数器电路如下图所示:
...w
勿以恶小而为之,勿以善小而不为。——刘备
.....
使用Multisim仿真验证电路正确性,仿真图中波形从上到下依次是从低位到高位
触发器的输出,以及时钟信号。:
可以看出电路正常执行16进制计数器的功能。
Ⅱ、16进制同步计数器的设计
较异步计数器而言,同步计数器要求电路的每一位信号的变化都发生在相同的时间点。
...w
勿以恶小而为之,勿以善小而不为。——刘备
.....
因此同步计数器各触发器的时钟脉冲必须是同一个时钟信号,这样进位信息就要放置在J-K
输入端,我们可以把J-K端口接在一起,当时钟下降沿到来时,如果满足进位条件(前几位
触发器输出都为1)则使JK为1,发生反转实现进位。
画出由J-K触发器和门电路组成的同步计数器电路如下图所示
使用Multisim仿真验证电路正确性,仿真图中波形从上到下依次是从低位到高位
触发器的输出,计数器进位输出,以及时钟信号。
文档评论(0)