网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电子逻辑 触发器R-S 、J-K、T、D 实验报告.pdfVIP

数字电子逻辑 触发器R-S 、J-K、T、D 实验报告.pdf

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

乐民之乐者,民亦乐其乐;忧民之忧者,民亦忧其忧。——《孟子》

福建农林大学计算机与信息学院信息工程类实验报告

系:计算机系专业:计算机科学与技术年级:07级

姓名:学号:实验课程:数字电子技术基础

实验室号:___田实验设备号:9实验时间:2008-12-16

指导教师签字:成绩:

实验四触发器R-S、J-K、T、D

一、实验目的和要求

1、掌握基本RS、JK、T和D触发器的逻辑功能。

2、掌握集成触发器的功能和使用方法。

3、熟悉触发器之间相互转换的方法。

二、实验原理

触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出

状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,

用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状

态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构

成各种时序电路的最基本逻辑单元。

1、基本RS触发器

图4-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低

电平直接触发的触发器。基本RS触发器具有置“0”,置“1”和保持三种功能。

S

通常称为置“1”端,因为=0时触发器被置“1”;为置“0”端,因为=0

SRR

SS

时触发器被置“0”。当=R=1时状态保持,当=R=0时为不定状态,应当避

免这种状态。

基本RS触发器的逻辑符号见图4-1(b),二输入端的边框外侧都画有小圆

圈,这是因为置1与置0都是低电平有效。基本RS触发器也可以用两个“或非

门”组成,此时置位为高电平有效。

1

乐民之乐者,民亦乐其乐;忧民之忧者,民亦忧其忧。——《孟子》

2、JK触发器

在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较

强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触

发器。引脚逻辑图如图4-2所示:

图4-2JK触发器的引脚逻辑图

JK触发器的状态方程为:

Qn1JQnKQn

其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或

QQQ

两个以上输入端时,组成“与”的关系。和为两个互补输出端。通常把=0、

QQQ

=1的状态定为触发器“0”状态;而把=1,=0定为“1”状态。

文档评论(0)

132****8090 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档