- 1、本文档共55页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
实验内容:用8选一的数据选择器设计一个表决电路01电路功能:电路有3个输入变量A、B、C和一个控制变量M。M=0,电路实现“意见一致”功能(ABC全部同意时,表决通过,否则表决不通过);M=1,实现“多数表决”功能。(ABC中多数同意,则表决通过。02设计要求:用开关产生M信号。用字信号发生器产生地址,用指示灯指示表决结果,并用逻辑分析仪观察所有输入输出信号。03实验4数据选择器的仿真分析作业:用译码器设计一位全加器基本要求:自动生成译码器的地址输入用相应的显示器件指示出和及进位的状态。扩展要求:显示加数、被加数、来自低位的进位的状态。010302设计一个余3码转换成8421码的电路要求:能够显示输入代码和输出代码用双四选一数据选择器实现全加器要求:能够显示输入位和输出为的变化设计一位余8421码的求和电路要求:能够显示输入代码和输出代码123实验5组合逻辑电路的综合练习实验6触发器电路仿真分析触发器:具有记忆功能的存储器件,是构建时序逻辑电路的最基本单元。触发器(trigger)是个特殊的存储过程,它的执行不是由程序调用,也不是手工启动,而是由事件来触发种类:RS触发器、D触发器、JK触发器、T触发器基本触发器由两个与非门交叉耦合构成。电路如图D触发器逻辑符号7.6触发器电路仿真分析D触发器:时钟类触发器。功能:置位、复位。在时钟信号作用下,输入端D的状态(1或0),使输出端置位或复位。D触发器逻辑符号D触发器功能表DQnQn+10000101011117.6触发器电路仿真分析D触发器仿真信号源:7.6触发器电路仿真分析JK触发器时钟类触发器功能:保持、置0、置1、翻转。在时钟信号作用下,输入端J、K的状态(1或0),使输出端保持、置位、复位、翻转。功能表逻辑符号JKQn+100Qn01010111(Qn)7.6触发器电路仿真分析JK触发器仿真Multisim电路仿真
快速入门之数字电子技术实验1:逻辑转换仪的使用例:创建数字电路(TTL74系列门电路),将输入输出端连接到逻辑转换仪。逻辑函数的化简及转换由逻辑图得到真值表逻辑函数的化简及转换由真值表得到最小项表达式逻辑函数的化简及转换由真值表得到最简表达式逻辑函数的化简及转换得到与非形式的逻辑图组合逻辑电路的分析举例:创建逻辑电路,逻辑转换仪XLC1接入。组合逻辑电路的分析分析真值表和最简表达式组合逻辑电路的分析同理,将Y2接入XLC1结合Y1、Y2的表达式及真值表,可知该电路为一位全加器电路。Y1为全加器的和,Y2为全加器产生的进位。2、画出图示电路,仿真列出电路真值表,判断电路的逻辑功能组合逻辑电路的设计实验21、半加器的电路仿真组合逻辑电路的设计根据给定设计要求,设计出逻辑电路,目标是以最少的元器件构建满足功能要求的逻辑电路传统设计(人工设计)步骤:(1)分析题意,将文字叙述抽象为逻辑描述,定义输入输出逻辑变量(2)根据逻辑功能要求列出真值表(3)由真值表写出逻辑关系表达式,并化简为最简逻辑表达式(4)按最简逻辑表达式构建逻辑电路基于Multisim设计组合逻辑电路过程大大简化,但思路与人工设计基本相同组合逻辑电路的设计例:设计一汽车告警系统,在以下情况下产生告警信号:启动开关启动而车门未关;启动开关启动而安全带未系好;启动开关启动而车门未关、安全带也未系好。设计:定义输入输出逻辑变量,文字叙述抽象为逻辑描述输入变量3个:启动开关(启动/未启动)、车门(关/未关)、安全带(系好/未系好)输出变量1个:告警信号(产生/未产生)用A、B、C、F表示这些变量,逻辑描述为:组合逻辑电路的设计A=1/0,启动开关=启动/未启动B=1/0,车门=关/未关C=1/0,安全带=系好/未系好F=1/0,告警信号=产生/未产生(2)根据逻辑功能要求列出真值表:序号ABCF1000020010301004011051001610117110181110组合逻辑电路的分析与设计调用逻辑转换仪,输入真值表,再得到最简表达式由真值表写出逻辑关系表达式,并化简为最简逻辑表达式组合逻辑电路的设计按最简逻辑表达式构建逻辑电路实验3常用组合电路性能测试与仿真分析“一位全加器74LS183”性能测试输入输出端子不多,采用开关提供输入信号,指示灯观察输出结果注:D是SOP封装的,N是DIP封装“一位全加器74LS183
您可能关注的文档
最近下载
- 林肯电梯LCM28-Ⅱ模拟量一体式使用说明(1).pdf
- 水浒传中的30个主要人物的简介和主要事迹.docx
- PasswortD A1 听力原文-德语学习资料.pdf
- 施工安全风险分析及风控措施.pptx
- 佑风微WRMSB40J-WRMSB40K-WRMSB40M-UMSB规格书.pdf VIP
- 部编人教版语文七年级下册全册优秀课件(共2套-共1142张PPT).pptx
- 小学英语语法:一般过去时.ppt VIP
- 高一物理02平抛运动-讲义(教师版).pdf
- 桥梁工程毕业设计(论文)-3×30m预应力混凝土先简支后连续T型梁桥设计.doc VIP
- 07FJ02防空地下室建筑构造.docx VIP
文档评论(0)