- 1、本文档共62页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
(2)全加器半加器ABFC全加器AnBnCnFnCn+1本位加数低位向本位的进位本位和本位向高位的进位第61页,共62页,星期六,2024年,5月全加器真值表CnAnBnFnCn+10000000110010100110110010101011100111111Fn=Cn?(An?Bn)Cn+1=AnBn+Cn(An?Bn)全加器逻辑函数式第62页,共62页,星期六,2024年,5月*例2设计一个三人表决逻辑电路,要求:三人A、B、C各控制一个按键,按下为“1”,不按为“0”。多数(?2)按下为通过。通过时L=1,不通过L=0。用与非门实现。组合逻辑电路的设计LABC+5V要设计的逻辑电路第29页,共62页,星期六,2024年,5月ABCL00000010010001111000101111011111ABC0000111110111100002、用画卡诺图化简L=AC+BC+AB3、写出最简“与或”式组合逻辑电路的设计1、列真值表BCACAB第30页,共62页,星期六,2024年,5月4、用与非门实现逻辑电路L=AB+AC+BC=AB?AC?BC组合逻辑电路的设计例2ABCL第31页,共62页,星期六,2024年,5月13.10集成组合逻辑电路13.10.1数据选择器13.10.2七段显示译码器13.10.3译码器13.10.4加法器第32页,共62页,星期六,2024年,5月13.10.1数据选择器集成组合逻辑电路从多个数据中选择出一个选择,也叫多路转换器其功能类似一个多投开关,是一个多输入、单输出的组合逻辑电路。D0D1FA输入输出控制第33页,共62页,星期六,2024年,5月1、2选1数据选择器1D0D1A?1FAF0D01D1F=AD0+AD1输入数据输出数据控制信号集成化D0D1YA型号:74LS157第34页,共62页,星期六,2024年,5月数据选择器2、4选1数据选择器(集成电路型号:74LS153)A1A0Y00D001D110D211D3Y=A1A0D0+A1A0D1+A1A0D2+A1A0D3D0A0D3D2D1A1Y第35页,共62页,星期六,2024年,5月Y=A1A0D0+A1A0D1+A1A0D2+A1A0D34选1数据选择器?1DOD1D2D311YA0A1第36页,共62页,星期六,2024年,5月12345678910111213141516地1W1D01D11D21D3A12S2D22W2D02D12D3A0电源1STTL集成电路:双4选1数据选择器型号:74LS153(国产T1153--T4153)输出输入A0A1SW10000010100110D0D1D2D3第37页,共62页,星期六,2024年,5月13.10.2七段显示译码器显示译码器用于将数字仪表、计算机、和其它数字系统中的测量数据、运算结果译成十进制数显示出来。数字、文字、符号代码译码器显示器第38页,共62页,星期六,2024年,5月二进制数(8421码)显示译码器二进制数十进制数00000
文档评论(0)