网站大量收购独家精品文档,联系QQ:2885784924

实验七基于QuartusII的原理图输入数字电路设计.pptVIP

实验七基于QuartusII的原理图输入数字电路设计.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

*关于创建工程的补充说明指定工程所在的工作库文件夹、工程名及设计实体名;将设计文件加入工程中;选择仿真器和综合器类型(默认“None”为选择QuartusII自带的);选择目标芯片(开发板上的芯片类型);工具设置(若都不选择,则使用QuartusII自带的所有设计工具);结束设置。工程建立后,若需要新增设计文件,可以通过Project/Add_Remove……在工程中添加新建立的设计文件,也可以删除不需要的设计文件。编译时将按此选项卡中列出的文件处理。*三、在QuartusII6.0工程下建立设计文件1、在File菜单下点击“New”,即弹出用户设计建立向导QuartusII支持原理图输入(BlockDiagram/SchematicFile)、VHDL语言输入等多种设计输入方式,后面以原理图输入为例介绍*2、建立原理图设计文件01原理图绘制区02绘制工具03工程文件名*3、调用参数化元件在此可选择查看库中所有的元件在此输入已知的元件名,可以快速地调出元件在绘图区双击鼠标左键,即弹出添加符号元件的窗口*分别调用了输入端口“input”和逻辑器件“74138”调用库元件预览*4、绘图控制操作1、选择及画线工具2、文本工具3、符号工具,可跳出前面添加元件的窗口4、窗口缩放工具,左键放大,右键缩小5、窗口全屏显示,按“ESC”退出说明:使用图示2-4的工具按钮后,请切换回1按钮(选择及画线工具),才能对绘图进行编辑。其余工具按钮不常用,这里不介绍*5、设计74138,并进行功能验证测试从符号库中调出74138及需要的输入、输出端口,排放整齐完成画线连接操作(鼠标放到端点处,会自动捕捉,按下左键拖动到目标处,释放后即完成一次画线操作)*实验七、基于QuartusII的

原理图输入数字电路设计本部分实验内容为新内容,操作步骤较多,为保证实验项目进行完毕,请同学们务必提前做好预习准备预习要求1.从实验中心网站下载软件2.按照ppt所示,操作使用,仿真数字逻辑器件功能*第一部分:实验要求通过本次实验,引导学生以EDA设计的手段来设计数字逻辑电路;认识可编程逻辑器件(PLD);掌握QuartusII集成开发环境软件。*一、实验目的二、实验目仪器及器件学会基于PLD的EDA设计流程;学会使用原理图设计小型数字电路;学习EDA集成工具软件QuartusII的使用;掌握对设计进行综合、仿真和设计下载的方法。实验设备:数字电路实验箱1台实验器件:可编程逻辑器件(背板)*三、实验原理可编程逻辑器件(ProgrammableLogicDevices,PLD),发展于20世纪70年代,属半定制集成电路;使用PLD器件,借助EDA设计方法,可以方便、快速地构建数字系统;任何组合逻辑电路都可以用“与门-或门”二级电路实现;任何时序逻辑电路都可以由组合逻辑电路加上存储元件(触发器、锁存器构成);人们由此提出乘积项可编程电路结构,原理结构如下:*低密度PLD可编程原理【早期器件】低密度(简单)PLD,通常内部等效门数少于500个,只能实现通用数字逻辑(如74系列)的一些功能*使用FPGA(大容量可编程逻辑器件)从事数字系统设计的三阶段:常规逻辑功能描述的实现;指常规数字逻辑器件,如3-8线译码器74LS138,二进制计数器74LS161,移位寄存器74LS194等;时序产生及控制、小型数字系统的实现;如用状态机完成AD信号的采集,产生PWM时序控制步进电机简易数字频率计、交通灯、数字种系统的实现等;算法功能/综合系统的实现FFT算法实现、频谱分析等。*四、实验任务参照下图,在QuartusII原理图输入环境下,画出3-8线译码器构成的流水灯电路;*1.建立一个项目;2.选定目标器件(EPM240T100C5),配置管脚,对设计进行综合;3.绘制设计电路原理图;4.编辑测试激励波形文件,执行时序仿真,记录仿真结果;5.对设计进行引脚锁定,下载设计文件到芯片中;6.断电后连接验证电路,然后上电观察硬件运行结果,如不正确,需要重新修改设计;7.记录实验结果及实验过程中出现的问题及解决办法。(注:)5-7步的操作参考实验八的ppt,如本次实验未完成,第八次实验继续进行,请自行保留设计工程文件夹。五、实验步骤#2022*思考题:1、什么是可编程逻辑器件,简述其优点;2、简述QuartusII从事本实验项目设计的流程。六、实验报告要求#2022*第二部分:QuartusII软件使用请同学们参照后面的步骤,提前做好预习,熟悉QuartusI

文档评论(0)

wangwumei1975 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档