网站大量收购独家精品文档,联系QQ:2885784924

时序逻辑电路分析.pptxVIP

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第三章时序逻辑电路分析广东工业大学计算机学院

2数字逻辑电路分为两大类:组合电路、时序电路3.1概述时序电路的基本概念及特点、分类,逻辑功能的表示方法3.2锁存器及触发器常见锁存器及触发器的工作原理、逻辑符号、功能特性3.3时序电路的分析与设计方法时序电路的分析方法、设计方法、设计举例3.4常用的时序逻辑电路寄存器,计数器3.5时序逻辑电路的时序分析时钟信号,建立时间、保持时间和最大传播延迟时间,稳态与亚稳态,分辨时间,时钟偏差,并行本章内容#2022

33.1概述

43.1.1时序电路的基本概念及特点任意时刻电路的稳定输出,不仅取决于该时刻各个输入变量的取值,而且还取决于电路原来的状态。逻辑功能上的特点通常包含组合电路和存储电路(必不可少)由具有记忆功能的锁存器或触发器构成存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合电路的输出典型的时序电路:计数器、读/写存储器、寄存器、移位寄存器、顺序脉冲发生器等电路结构上的特点

53.1.2时序电路逻辑功能的表示方法逻辑表达式

63.1.2时序电路逻辑功能的表示方法01状态表以表格的方式描述时序电路中状态转换的过程,又称状态转换真值表状态图通过几何图形方式,将时序电路的状态转换关系及转换条件表示出来,又称状态转换图0203时序图可反映出在时钟脉冲序列及输入信号的作用下,电路状态及输出状态随时间变化的波形

73.1.3时序电路的分类同步时序电路:存储电路中所有的触发器状态的改变都是在同一个时钟脉冲(Clk)控制下同时发生异步时序电路:存储电路中的触发器由两个或两个以上的Clk控制或没有Clk控制按触发器的时钟脉冲控制方式分类Mealy型时序电路:输出信号不仅取决于存储电路的状态,而且还与输入直接有关系。即Moore型时序电路:输出信号仅仅取决于存储电路的状态。即按输出和输入的关系分类

83.2锁存器及触发器共同点:具有存储功能的双稳态元器件不同点:存储状态0态和1态均为稳定的状态锁存器是电平敏感的存储元件触发器是边沿触发的存储元件锁存器基本RS锁存器,D锁存器,门控D锁存器触发器D触发器,JK触发器,RS触发器,T触发器带置位、清零端的触发器,触发器集成电路

93.2.1锁存器基本RS锁存器基本结构及工作原理由一对或非门交叉耦合而成的基本锁存器原理图以及逻辑符号如下:

103.2.1锁存器基本RS锁存器的工作原理:①输入信号S=R=0:输出为稳定的0态或1态②输入信号S=1、R=0:输出状态为1态。即③输入信号S=0、R=1:输出状态为0态。即④输入信号S=R=1:Q=0、=0,此输出既非0态,也非1态,这种状态非锁存器的正常工作状态,应避免出现。Qn:接收信号之前 的状态(简称现态)Qn+1:接收信号之后的 状态(简称次态)

113.2.1锁存器(2)基本RS锁存器的特性表及特性函数特性表:反映锁存器或触发器的次态(Qn+1)与现态(Qn)以及输入信号之间对应关系的表格。类似于真值表。特性函数:以逻辑表达式的方式反映锁存器或触发器的次态(Qn+1)与现态(Qn)以及输入信号之间函数关系。

12基本RS锁存器时序图t9时刻:R=S=0,锁存器应保持为双稳态中的0态或1态但∵前一时刻R=S=1,使Q=0、=0(非锁存器的正常状态)∴t9时刻锁存器的状态无法确定,取决于两个或非门延迟的差异图中虚线:表示这种不确定的状态这种当两个有效信号同时撤销时所产生的状态不确定的情况称为竟态现象。3.2.1锁存器

133.2.1锁存器基本RS锁存器的特点电路比较简单是组成各种功能更为完善的锁存器及触发器的基本单元输入信号直接控制着输出的状态(称为电平直接控制)输入信号S、R之间有约束

143.2.1锁存器D锁存器基本结构及工作原理输入信号D=0:输入信号D=1:D锁存器的特性表及特性函数

153.2.1锁存器D锁存器时序图D锁存器的特点电平直接控制不存在RS触发器的约束问题具有置0及置1功能

163.2.1锁存器3.门控D锁存器(1)基本结构及工作原理Clk控制同步的时钟信号:①Clk=0:,锁存器状态不改变②Clk=1:(由输入信号D控制锁存器状态)(2)特性函数

173.2.1锁存器门控D锁存器时序图门控D锁存器的特点具有置0和置1功能受同步时钟Clk控制Clk

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档