LVPECL与LVPECL信号之间的连接分为直流耦合方式和交流耦合方式两种 doc.docxVIP

LVPECL与LVPECL信号之间的连接分为直流耦合方式和交流耦合方式两种 doc.docx

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

LVPECL与LVPECL信号之间的连接分为直流耦合方式和交流耦合方式两种。

直流耦合方式:

直流耦合时,LVPECL负载一般考虑是通过50ohm接到Vc-2V的电源上,一般该电源是不存在的,因此通常的做法是利用电阻分压网络做等效电路。等效网络如下图所示:

VCCi

VCCi

R1

FECL

DRIVER

R2

Voc

PECL

RECEIVER

FECL

DRIVER

PECRECEI

50Ω

50Ω

R1

R2

上图中,各器件应满足如下方程式:

解上面方程组,得到:

R2

25

Vcc

在3.3V供电时,电阻按5%精度选取,R1为130ohm,R2为82ohm。而在5V供电时,R1为82ohm,R2为130ohm。

如下图所示:

+5.

820

1300

交流耦合方式:

LVPECL在交流耦合输出到50ohm的终端负载时,要考虑LVPECL的输出端加一直流偏置电阻。LVPECL的输出工模电压需固定在VCC-1.3V,在选择直流偏置电阻时仅需该电阻能够提供14mA到地的通路,这样R1=(VCC-1.3V)/14mA。在3.3V供电时,R1=142ohm,5V供电时,R1=270ohm。然而这种方式给出的交流负载阻抗低于50ohm,在实际应用种,3.3V供电时,R1可以从142ohm到200ohm之间选取,5V供电时,R1可以从270ohm到350ohm之间选取,原则是让输出波形达到最佳。

交流耦合方式如下图所示:

(a)(b)

上图中应满足如下公式:

R2//R3=50Ω求解得到:

R2=82andR3=130Ω+3.3V供电时

R2=68QandR3=1809+5V供电时

由上面的公式可知,此种耦合方式的直流功耗比较大,如果对功耗有要求时,可以用(b)所示电路。计算如下:

R2//R3//50Q≈50ΩR2和R3通常选:

R2=2.7KQandR3=4.3KQ+3.3V供电时R2=2.7KQandR3=7.8KQ+5V供电时

LVPECL交流耦合另外有两种改进结构,一种是在信号通路上串接一个电阻,从而可以增大负载阻抗使之接近50ohm;另一种方式是在直流偏置通道上串接电感,以减小该偏置通道影响交流阻抗。

CML即CurrentModeLogic,也就是电流模式逻辑,CML电路主要靠电流驱动,可以说CML是所有高速数据接口形式中最简单的一种,它的输入与输出是匹配好的,从而减少了外围器件,使用时直接连接就可以,基本上不需要在IC外面做匹配,此特点使单板硬件设计更简单,单板看起来更简洁,CML的摆幅较小,功耗比较低。

CML输出结构:

CML波形:

VCC

VCC

50Ω50Ω

OUT+

OUT-

①16mA

如上图所示,CML的输出电路形式是一个差分对,该差分对的集电极电阻为50ohm,输出信号的高低电平切换是靠共发射极差分对的开关控制的,差分对的发射极到地的恒流源典型值为16mA,假定CML的输出负载为一50ohm上拉电阻,则单端CML输出信号的摆幅为Vcc~Vcc-0.4V。在这种情况下,差分输出信号摆幅为800mV,共模电压为Vcc-0.2V。若CML输出采用交流耦合至50ohm负载,这时的直流阻抗由集电极电阻决定,为50ohm,CML输出工模电压变为Vcc-0.4V,差分信号摆幅仍为800mV。

(a)直流耦合至50Ω上拉电阻

CML的输入一般都是片内匹配好的,50ohm上拉到VCC,而且大部分是交流耦合。

CML的输入结构:

VCC

50Ω50Ω

IN

IN_

CML的摆幅一般在600mV-100mV之间,典型值为800mV。

CML逻辑参数:

参数

条件

最小

典型

差分输入电压

640

800

输出共模电压

Vcc-0.2

单端输入电压范围

Vrs

Vcc-0.6

差分输入电压摆幅

400

CML的优点是功耗低,速度高,但是驱动能力不如LVPECL,传输距离也没有ECL远。

LVPECL/LVDS/CML三种逻辑比较:

LVPECL(用于数据和时钟信号)

功耗

CML

LVDS

100M1G2G3G4G

最高数据率(

您可能关注的文档

文档评论(0)

165720323137e88 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档