数字电子电路讨论.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

《数字电子技术》多媒体课件电子信息研究室数字电子电路讨论第1页,共19页,星期日,2025年,2月5日4.3.4加法器一、定义二、分类三、加法器实例介绍四、加法器应用一、定义:实现二进制数加法运算的器件称为加法器。二、分类:半加器(一位半加器)全加器(一位全加器、多位全加器)第2页,共19页,星期日,2025年,2月5日1、一位半加器对两个1位二进制数进行相加(不考虑来自低位的进位)而求得和及进位的逻辑电路称为半加器。加数本位的和三、加法器实例介绍输入输出ABSCO0000011010101101向高位的进位第3页,共19页,星期日,2025年,2月5日2、一位全加器对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。输入输出ABCISCO0000000110010100110110010101011100111111第4页,共19页,星期日,2025年,2月5日实现多位二进制数相加的电路称为多位加法器。⑴串行进位加法器3、多位加法器构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。特点:进位信号是由低位向高位逐级传递的,速度慢。第5页,共19页,星期日,2025年,2月5日⑵超前进位加法器目的:提高运算速度。措施:减小或消除由于进位信号逐级传递所耗费的时间。具体实现办法:通过逻辑电路事先算出每一位全加器的进位输入信号,而无需再从低位开始向高位逐位传递进位信号了。(详细分析见课本P194~P196页)四位超前进位加法器实例介绍第6页,共19页,星期日,2025年,2月5日四、应用:用加法器实现逻辑函数1、若能化成输入变量与常量相加,则可用加法器实现;例1、设计一个代码转换电路,将BCD代码的8421码转成余3码。真值表电路连接图:A3A2A1A0B3B2B1B0S3S2S1S0ABCD0011COCI第7页,共19页,星期日,2025年,2月5日2、逻辑函数能化成输入变量与另一组输入变量相加,也可用加法器实现。例2、设计一电路,输入为8421BCD码,要求:当输入小于5时,输出为输入数加2;当输入大于等于5时,输出为输入数加4。用4位加法器及基本逻辑门实现。思路(1)将输出表示为输入变量与另一组变量之间的加法运算;(2)将输入变量接到加法器的一组输入端,第二组变量用输入变量的函数关系来表示,即可实现。第8页,共19页,星期日,2025年,2月5日解:根据题意得真值表为:第9页,共19页,星期日,2025年,2月5日卡诺图化简:ABCB2=A+BD+BCBD令A3A2A1A0=ABCD,B3B2B1B0如上所示,CI=0,画出实现电路即可。第10页,共19页,星期日,2025年,2月5日电路连接图:B2=A+BD+BC第11页,共19页,星期日,2025年,2月5日3、实现减法可用加法器实现1位二进制减法电路实现图为:思考:若A,B均为四位二进制数,应如何连线?如何实现??A-B=A+(B)COMP-2nA-B=A+(B)INV+1-2n第12页,共19页,星期日,2025年,2月5日对两个1位二进制数进行相加(不考虑低位来的进位)而求得和及进位的逻辑电路称为半加器。对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数的相加,求得和及进位的逻辑电路称为全加器。实现多位二进制数相加的电路称为多位加法器。按照进位方式的不同,加法器分为串行进位加法器和超前进位加法器两种。加法器除用来实现两个二进制数相加外,还可用来设计代码转换电路、二进制减法器和十进制加法器等。加法器小结小结半加器、全加器的概念;加法器的应用。作业:4.26第13页,共19页,星期日,2025年,2月5日第三章复习第一大重点:基本概念1、逻辑电路分类:①组合逻辑电路②时序逻辑电路2、组合逻辑电路的特点:①动作特点:每一时刻的输出仅取决于该时刻的输入,与电路原来的状态无关;②电路结构特点:不包含记忆单元(或存储单元。)第二大重点:组合逻辑电路的分析步骤:根据电路→写出输出表达式→化简(为使写真值表简单)→写出真值表→说明功能。

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档