- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
3)、器件对系统结构发展的影响*器件使用方法:通用片→现场片→半用户片→用户片。*对系统结构影响:·器件的发展推动了系统结构与组成技术的发展;如—器件性能、使用方法影响系统结构及组成方法,器件性/价提高,使结构、组成下移速度更快,器件的发展,推动算法、语言的发展·系统结构的发展要求器件不断发展。如—新结构的使用,取决于器件发展能否提供可能提高器件性能/价格,要求改变器件逻辑设计方法。第30页,共71页,星期日,2025年,2月5日3、系统结构中并行性的发展1)、并行性指能在同一时刻或同一时间间隔内完成≥2种工作的特性。并行性包含同时性和并发性两个特性。(1)并行性等级划分*从执行程序角度分:指令内、指令间(ILP)、线程级、任务或过程级、作业或程序级;*从处理数据角度分:位串字串、位并字串、位串字并、全并行;*从信息加工步骤分:存储器操作并行、处理器操作步骤并行、处理器操作并行、任务或作业并行。第31页,共71页,星期日,2025年,2月5日(2)并行性开发途径*时间重叠:从时间上开发并行性,多个处理过程轮流重叠使用同一部件的各部分;例—流水线技术*资源重复:从空间上开发并行性,同时使用重复设置的资源,以提高系统性能;例—多CPU、双核CPU*资源共享:从软件上开发并行性,多个任务轮流顺序使用同一硬件设备。例—网络打印机第32页,共71页,星期日,2025年,2月5日2)、并行性发展(1)从单处理机方向看*时间重叠:分离及细化功能部件→流水线→功能不同的宏流水处理机→异构型多处理机系统;*资源重复:多操作部件和多体存储器→相联及并行处理机→同构型多处理机系统;*资源共享:多道程序及分时OS→虚拟机→处理机互连→分布处理系统。(2)从多机系统方向看*功能专用化:最低耦合系统→专用外围处理机→专用语言处理机→异构型多处理机系统;*多机互连:紧耦合系统→可重构及容错系统→同构型多处理机系统;*网络化:松耦合系统→局域网→分布处理系统。第33页,共71页,星期日,2025年,2月5日4、计算机的分代和分型分代器件体系结构技术软件技术典型机器第一代(1945-1954)电子管和继电器存储程序计算机、程序控制I/O机器语言和汇编语言IBM701第二代(1955-1964)晶体管、磁芯、印刷电路浮点数据表示、寻址技术、中断、I/O处理机高级语言和编译、批处理监控系统IBM7030第三代(1965-1974)集成电路、多层印刷电路、微程序流水线、Cache、系列计算机多道程序和分时操作系统IBM360、DECPDP-8第四代(1975-1990)LSI和VLSI、半导体存储器向量处理、分布式存储器并行与分布处理IBM3090、DEC机VAX9000第五代(1991-)高性能微处理器、高密度电路指令级并行、计算机网络大规模、可扩展并行与分布IBMxServer、SUNE10000第34页,共71页,星期日,2025年,2月5日第二章计算机硬件平台类型第35页,共71页,星期日,2025年,2月5日单片机第36页,共71页,星期日,2025年,2月5日单片机第37页,共71页,星期日,2025年,2月5日ARM芯片第38页,共71页,星期日,2025年,2月5日第39页,共71页,星期日,2025年,2月5日第40页,共71页,星期日,2025年,2月5日1微机内部硬件第41页,共71页,星期日,2025年,2月5日第42页,共71页,星期日,2025年,2月5日出产年份:1971年
频率/前端总线:0.74MHz/0.74MHz(4bit)
封装/针脚数量:陶瓷DIP/16针
核心技术/晶体管数量:10微米/2250第43页,共71页,星期日,2025年,2月5日4004采用Harvard体系结构(该结构把指令和数据存储在物理上分离的存储设备中);
共有46条指令;
可寻址4KB内存.4004是为
原创力文档


文档评论(0)