EDA技术与应用教程(Verilog HDL版)57Verilog时序逻辑建模_6.pptVIP

EDA技术与应用教程(Verilog HDL版)57Verilog时序逻辑建模_6.ppt

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

5.6同步有限状态机

同步有限状态机分为两种。第一种被称为Mealy机,即状态机的输出不仅决定于状态机的当前状态,还决定于当前时刻的输入图5.8Mealy状态机结构示意图Mealy状态机的逻辑表达式可以写为:下一状态=F(当前状态,输入)输出=G(当前状态,输入)5.6同步有限状态机

与Mealy状态机不同的是,Moore机的输出只决定于状态机的当前状态,与当前输入没有关系。图5.9Moore状态机结构示意图Moore状态机的逻辑表达式可以写为:下一状态=F(当前状态,输入)输出=G(当前状态)

您可能关注的文档

文档评论(0)

yuzuzou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档