嵌入式通信接口SPI技术性能与接口定义.pdfVIP

嵌入式通信接口SPI技术性能与接口定义.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

SPI介绍

1.1技术性能:

采用主从模式,一般仅支持单Master--多Slave。时钟由Master控制,在时钟移

位脉冲下,数据按位传输,--底位在后(MSBfirst)。接口有两条单向数

据线,为全双工通信。

各公司推出了大量的带有SPI接口的具有各种各样功能的,如RAM,

EEPROM,FlashROM,A/D转换器、D/A转换器、LED/LED显示驱动器、I/O

接口、实时时钟、UART收发器

1.2接口定义:

SPI接口共有4根信号线,分别是:设备选择线、时钟线、串行输出数据线、串

行输入数据线。

MOSI:主设备数据输入,从设备数据输出

MOSO:主设备数据输出,从设备数据输入

SCLK:时钟信号,由主设备产生

CSS:从设备使能信号,有主设备控制

1.3时钟极性和时钟相位

1.3.1时钟极性和时钟相位的基本介绍

在SPI操作中,最重要的两项设置就是时钟极性(CPOL或UCCKPL)和时钟相位

(CPHA或UCCKPH)。

时钟极性设置时钟空闲时的电平,时钟相位设置数据和发送数据的时钟沿。

时钟极性(CPOL)对传输协议没有重大的影响,时钟相位(CPHA)能够配置用于选择

两种不同的传输协议之一进行数据传输。

Introductionto

SPI

1.1Technicalperformance:

Usingmaster-slavemode,generallyonlysupportssingleMaster-multipleSlave.Theclockis

controlledbytheMaster.Undertheclockshiftpulse,dataistransmittedbitbybit,withthe

highbitinfrontandthebottombitintheback(MSBfirst).Theinterfacehastwoone-waydata

lines,whichisfull-duplexcommunication.

VarioussemiconductorcompanieshavelaunchedalargenumberofchipswithSPIinterfaces

andvariousfunctions,suchasRAM,EEPROM,FlashROM,A/Dconverters,D/Aconverters,

LED/LEDdisydrivers,I/Ointerfacechips,real-timeclocks,andUARTtransceivers.

1.2Interfacedefinition:

TheSPIinterfacehasatotalof4signallines,namely:deviceselectionline,clockline,serial

outputdataline,andserialinputdataline.

MOSI:Masterdevicedatainput,slavedevicedata

outputMOSO:Masterdevicedataoutput,slave

devicedatainputSCLK:Clocksignal,generatedby

themasterdeviceCSS:Slavedeviceenablesignal,

controlledbythemasterdevice

1.3Clockpolarityandclockphase

1.3.1Basicintroductiontoclockpolarityandclockphase

InSPIoperation,thetwomostimportantsettingsareclockpolarity(CPOLorUCCKPL)and

clock

您可能关注的文档

文档评论(0)

ericxiao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档