基于加法链的高阶掩码技术:理论、设计与VLSI硬件实现的深度剖析.docx

基于加法链的高阶掩码技术:理论、设计与VLSI硬件实现的深度剖析.docx

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

基于加法链的高阶掩码技术:理论、设计与VLSI硬件实现的深度剖析

一、绪论

1.1研究背景与意义

在数字化时代,信息安全的重要性日益凸显,作为信息安全的核心支撑,密码技术的安全性至关重要。随着集成电路技术的飞速发展,密码芯片在各类信息系统中得到了广泛应用,从金融交易、通信加密到身份认证等领域,密码芯片为敏感信息的保护提供了坚实的基础。然而,密码芯片在实际应用中面临着严峻的安全挑战,侧信道攻击便是其中最为突出的威胁之一。

侧信道攻击通过获取密码芯片在执行加密或解密操作时泄露的诸如功耗、电磁辐射、执行时间等物理信息,来推测出芯片内部处理的敏感信息,如加密密钥。这种攻击方式绕过了传统的密码算法破解

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档