- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
课题四集成逻辑门电路集成逻辑门电路包含三种数字集成电路技术,分别是TTL电路、CMOS电路、ECL电路。TTL(Transistor-Transistor-Logic,晶体管―晶体管―逻辑)电路是输入端和输出端都采用双极型三极管构成的逻辑电路,也称为晶体管―晶体管―逻辑电路。一、TTL门电路(1)TTL与非门电路结构它由三部分组成。第30页,共61页,星期日,2025年,2月5日图7-16TTL与非门电路和多发射极三极管V1的等效电路(a)TTL与非门电路(b)V1的等效电路(2)TTL与非门电路工作原理第31页,共61页,星期日,2025年,2月5日(3)TTL与非门电路的主要参数①输出高电平UOH。②输出低电平UOL。③输入短路电流IIS。④高电平输入电流IIH。⑤输入高电平最小值UIHmin。⑥输入低电平最大值UILmax。⑦平均传输时间tpd。第32页,共61页,星期日,2025年,2月5日2.TTL非门图7-18TTL非门电路及74LS04引脚分配图第33页,共61页,星期日,2025年,2月5日二、CMOS门电路1.CMOS非门电路CMOS非门电路也称CMOS反相器,电路如图7-19a所示。图7-19CMOS非门电路及其等效电路第34页,共61页,星期日,2025年,2月5日CMOS非门的主要特点如下:(1)静态功耗小。(2)静态传输特性好,抗干扰能力强。(3)允许的电源电压波动范围大。(4)CMOS电路的主要缺点是输入端容易被静电击穿,在使用不当时容易损坏。图7-20CMOS反相器电压传输特性第35页,共61页,星期日,2025年,2月5日2.CMOS与非门图7-21CMOS与非门电路若A、B当中有一个或全为低电平0时,VN1、VN2中有一个或全部截止,VP1、VP2中有一个或全部导通,输出Y为高电平1。只有当输入A、B全为高电平1时,VN1和VN2才会都导通,VP1和VP2才会都截止,输出Y才会为低电平0。可见电路实现了“与非”逻辑功能。第36页,共61页,星期日,2025年,2月5日课题五触发器触发器电路是一种具有记忆能力的基本逻辑单元,它有两个不同的稳定状态,分别称为“0”状态、“1”状态,可用来记忆逻辑“0”、“1”两种信息状态,起到信息的接收、存储、传输的作用。触发器按其稳定工作状态可分为双稳态触发器、单稳态触发器、无稳态触发器(多谐振荡器)等。按其功能可分为RS触发器、JK触发器和D触发器等。一、RS触发器第37页,共61页,星期日,2025年,2月5日1.基本RS触发器图7-22基本RS触发器逻辑电路及符号(a)逻辑图(b)逻辑符号Q,Q输出端SD—SET直接置位端RD—RESET直接复位端第38页,共61页,星期日,2025年,2月5日表7-9基本RS触发器逻辑状态表RDSDQ逻辑功能1010011010保持不稳定置1置0保持不允许第39页,共61页,星期日,2025年,2月5日RD=0同时SD=1时,Q=0。故RD称为复位端,或称为清0端SD=0同时RD=1时,Q=1。故SD称为置位端,或称为置1端保持?:指R、S从01或10变成11时,输出端状态不变不稳定?:指RD、SD同时从00变成11时,输出端状态不定设计电路时此种情况应避免第40页,共61页,星期日,2025年,2月5日R-S触发器特点:(1)具有两个稳态(Q=0,Q=1或Q=1,Q=0),称为双稳态触发器.(2)可触发使之翻转(使RD、SD之一为0时可翻转).(3)具有记忆功能(RD、SD都为1时,保持原来状态).第41页,共61页,星期日,2025年,2月5日2.同步RS触发器图7-23同步RS触发器逻辑电路及符号(a)逻辑图(b)逻辑符号同步RS触发器由G1和G2构成基本RS触发器,两个与非门G3和G4做引导门(控制门);SD为直接置位端,RD为直接复位端,也称它们为异步输入端;R、S分别是置0和置1的数据输入端,也称为同步输入端。第42页,共61页,星期日,2025年,2月5日表7-10同步RS触发器逻辑状态表CPRSQN+1逻辑功能01111×01
原创力文档


文档评论(0)