- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
MicroBlaze软核处理器原理
--MicroBlaze软核典型P-SoC结构I-LMBD-LMBMBDEBUGArrowdirectionindicatesAXIMaster/SlaverelationshipAXI4AXI4AXI4AXI4AXI4AXI4-LiteAXI4AXI4-LiteAXI4-LiteAXI4-LiteAXI4-LiteAXI4-LiteAXI4AXI4-StreamAXI4supportisavailablestartingv8.0Xilinx片上系统开发平台结构
--EDK工具包Xilinx的EDK工具主要包含:XilinxPlatfromStudio(XPS)人机界面、嵌入式系统工具套件、嵌入式处理IP核,比如处理器和外设、PlatformStudioSDK(SoftwareDevelopmentKit,SDK)。SDK基于Eclipse开放源码框架,设计人员可以选择使用SDK开发自己的嵌入式软件应用程序(EDK13.1后必须使用SDK开发应用程序。体会EDK13.1“生态设计,软件和硬件协同设计”Xilinx片上系统开发平台结构
--EDK开发流程EDK中所提供的工具用来完成嵌入式设计的整个过程。下图给出了基本嵌入式设计流程。仿真生成器硬件平台生成库生成嵌入式软件开发ISE
ToolsIP库或者用户定制IPMSSLibGen.a编译器(GCC).o,.a链接器(GCC)ELFMHSPlatGenDrivers,
MDDMPD,PAOPcore
HDLSystemand
WrapperVHDsystem.bmmSynthesis(XST)NGCNGDBuildUCFNGDMAP,PARNCDBitGensystem_bd.bmmBITINITdownload.bitiMPACTsystem.bitSimGenBehavioral
VHDModelSimGenStructural
VHDModelSimGenTiming
VHDModelSimulationIPModelsISEModelsCompXLib应用程序
.c,.h,.sdownload.cmdEDKSW
LibrariesLibraries,OS,MLDXMD,GDBFPGAJTAGCable在SDK内完成Xilinx片上系统开发平台结构EDK开发流程Xilinx片上系统开发平台结构
--硬件平台的建立Xilinx的FPGA技术允许设计者在处理器子系统中定制硬件逻辑。这种定制不可能使用标准的现成的微处理器或控制器芯片。“硬件平台”是指设计人员根据应用的需要而使用Xilinx的技术建立的灵活地、嵌入式处理子系统。硬件平台是由一个或多个处理器或外设连接到处理器总线构成的。EDK通过微处理器硬件规范(MicroprocessorHardwareSpecification,MHS)文件记录硬件平台信息。Xilinx片上系统开发平台结构
--软件平台的建立软件平台是软件驱动和用于建立应用程序的操作系统(可选)组成的。所建立的软件映像文件只包含用户所使用到的一部分Xilinx的库。EDK通过微处理器软件规范(MicroprocessorSoftwareSpectifcation,MSS)记录软件平台信息。设计人员可以在软件平台运行多个应用程序。AMBAAXI4协议
--AXI4-Stream功能NCOX例子:数字上变频器交织滤波器IQ没有地址的概念空闲运行的数据(在这种情况下)在这种条件下,AXI4-Stream应该优化成非常简单的接口结果在DSP系统中的所有接口都是“流”接口HardwareDesignAMBAAXI4协议
--AXI4-Stream功能PCIe,以太网,任何可封装的,使用协议的流接口可能是电气特性兼容的,但是彼此之间不能进行互相操作这些包包含不同的信息典型的需要创建一些“桥”逻辑。对于AXI4-Stream,TRD的连接说明了这点在PCIe核内的”用户”接口可以是”流”,但是数据被封装”例子:PCIExpressHardwareDesignMicroBlaze软核处理器原理
--MicroBlaze软核处理器结构(V
原创力文档


文档评论(0)