双JK触发器54 7476A功能与逻辑详解.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

SN54/74LS76A

带置位和的双JK触发

SN54/74LS76A独立的J、K、时钟脉冲、直接置位和直接输

入。这些双触发器设计为当时钟变为时,输入端使能并接受数据。只

带置位和功能的双

要满足最小建立时间,J和K输入的逻辑电平将根据真值表执行相应的操作。

JK触发器低功耗型

在时钟由高到低跳变时,输入数据将传输到输出端。

J后缀

模式选择—真值表陶瓷

封装

输入输出16

工作模式1

工作模式SDCDJKQQ

SetLHXXHL

复位()HLXXLH

*未确定LLXXHH

翻转HHhhqq

加载“0”(复位)HHlhLH

加载“1”(置位)HHhlHL16封装

HoldHHllqq1

*当SD和CD均为低电平时,两个输出都将为但如果SD和CD同时变为则输出状

态无法预测。H,h=L,l=低电平X=无关小写l,h(q)=小写字母表示在时钟从高到低跳

变前一个建立时间的输入(或输出)状态

SOIC

16

1

订购信息

文档评论(0)

guchengyong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档