DSP技术练习题:DMA直接内存访问应用与实验.pdfVIP

DSP技术练习题:DMA直接内存访问应用与实验.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

DMA

直接内存DMA是C54xDSP的一种重要数据方式,能够在没有DSP的CPU参与

的情况下,由DMA控制器完成内存的数据传输。参考文献《TMS320C54x中DMA的应用》。也可

参照图4。

Exp06_2和Exp06_3由第4号DMA控制器(或者称为DMA通道#4)完成与TLC320AD50C

相连接的C5402片内外设McBSP#1和片内DARAM区域的数据传输。其中Exp06_2在输入数

据存满数据缓存区(首地址0x1000)后向CPU发出中断,使得CPU执行预设的中断服务子程序完

成相应的数字信号处理。Exp06_3在输入数据存满数据缓存区(首地址0x1000)后不会向CPU发出

中断,由CPU查询相应的数据块输入过程结束的状态位,然后进行相应处理。除了是否发出和处理

DMA通道#4的中断外,Exp06_2和Exp06_3在DMA的配置和运行上完全一致。

注意Exp06和Exp06_3的CPU轮查的区别。前者轮查能否读McBSP#116位寄存器DRR1,

然后逐字把DRR1的数据转存到数据缓存区,以便后续的数字信号处理;后者轮查由DMA控制器

执行的自McBSP#116位寄存器DRR1把一个数据块转存到数据缓存区的过程是否结束,然后

执行后续的数字信号处理。前者的数据转存由CPU完成,属于前台操作;后者的数据转存由DMA

控制器完成,属于操作,可以与CPU的前台操作同时进行。从McBSP#116位寄存器DRR1

把一个16位字转存到片内DARAM区域的数据缓存区,由CPU完成,需要2个时钟周期,由DMA

控制器完成,需要4个时钟周期,DMA传输本身比CPU传输慢。但是DMA的优势和在于使

CPU腾出手来在DMA传输过程的同时执行其它数据处理工作。

DMA的最佳运用是DSP实时处理的关键。

文档评论(0)

wx5620 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档