数字逻辑实验指导.pptVIP

数字逻辑实验指导.ppt

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字逻辑;每个同学应该在F:盘上建立自己的文件夹,把自己的程序等文件都保存在这个文件夹下。;QuartusII应用向导;点击OK;找到C:\altera\……\quartus\license.DAT;网卡号;接着;1.2创建工程;利用“NewPrejectWizard”创建工程;如果不需要加入设计文件,

直接点击NEXT;点击NEXT;选择一个目标器件(本课程不需要);点击创建新

文件图标;选择VHDLFILE;顶层文件的实体名

必须和工程名一致;把源文件保存到

你的文件夹里。;1.4全程编译;在编译过程中如果有错会给出错误提示,否则显示编译成功;波形编辑器;按快捷键Alt+1,弹出如下窗口,按图中所示设置

好后,点击List,所有端口信号会被列出来.;如图,将输入输出信号拖动到波形文件窗口;选择总线数据格式;这时就给A端口加上了一段高电平,依此

方法给所有的输入都加上指定激励。;设置好的激励波形图;将输入的激励都加上以后,保存该波形文件;在菜单中选择Tools-SimulatorTool;此处应为刚才保

存的波形文件;网表创建完后点击Start运行,运行完成后关闭此窗口.;功能仿真;运行结束后会弹出功能仿真的波形报告,观察仿真波形并验证;在菜单中选择Tools-SimulatorTool弹

出下面的窗口,改变仿真类型(选Timing),

点击Start运行.运行结束后,关闭该窗口.;选择仿真控制;点击此处,开始仿真;仿真波形输出;选择全时域显示;cnt10工程的RTL电路图;实验课题;实验课题1熟悉Quartus系统;实验课题2代码转换逻辑电路设计;设计一个多功能的1位加法器,有控制信号M、S2、S1、S0。;实验内容:;实验内容:;实验内容:;实验内容:;实验内容:;实验内容:;实验内容:;第三部分;怎样写实验报告;怎样写实验报告;怎样写实验报告;最迟在下次实验的时候交实验报告

文档评论(0)

知识改变命运 + 关注
实名认证
文档贡献者

爱好打球

1亿VIP精品文档

相关文档