宁夏大学《计算机组成原理》2017-2018学年期末试卷.docxVIP

  • 0
  • 0
  • 约2.36千字
  • 约 5页
  • 2026-01-20 发布于江西
  • 举报

宁夏大学《计算机组成原理》2017-2018学年期末试卷.docx

学期:

2017

2018

宁夏大学

试卷

学年度

1

学期

课程:

计算机组成原理

课程代号:

0800200

使用班级:

姓名:

学号:

★特别提示:请遵守考场纪律,如发现有违纪或作弊行为,将严格按照规定处理!

题号

总分

得分

得分

一、单项选择题(20分,每小题2分)

1.定点二进制运算其中,减法运算一般通过______来实现。

A.原码运算的二进制减法器

B.补码运算的二进制减法器

C.补码运算的十进制加法器

D.补码运算的二进制加法器

2.定点16位字长的字,采用补码形式表示时,一个字所能表示的小数范围是

A.0~+(1-2-15)

B.-1~+(1-2-15)

C.-(1-2-15)~+1

D.-(1-2-15)~+(1-2-15)

3.在定点二进制补码运算中,采用单符号判别法,当______产生上溢出。

A.最高位的进位和次高位的进位为00 B.最高位的进位和次高位的进位为11 C.最高位的进位和次高位的进位为01 D.最高位的进位和次高位的进位为104.主存贮器和CPU之间增加cache的目的是_________。

A.扩大主存贮器的容量 B.扩大CPU中通用寄存器的数量

C.解决CPU和主存之间的速度匹配问题

D.既扩大主存的容量,又扩大CPU通用寄存器的数量

5.

动态随机存储器DRAM是

C.行列同时刷新的

D.不需要刷新的

A.按行刷新的

B.按列刷新的

6.寄存器间接寻址方式中,操作数在_________中。

A.通用寄存器

B.

主存单元

C.

程序计数器

D.

ALU

7.SRAM的地址线为A0~A12,则其容量为

D.32K

A.4K

B.8K

C.16K

8.CPU中跟踪指令后继地址的寄存器是______。

A.主存地址寄存器AR

B.程序计数器PC

C.指令寄存器IR

D.状态条件寄存器PSW

第1页共5页

9.微程序控制器中一般采用二级时序体制,它们是_________和节拍脉冲。

A.节拍电位

B.主状态周期

C.时钟周期

D.存储周期

10.CPU设计中采用微程序控制器的主要原因是因为产生的微信号

A.功能强

B.速度快

C.数量多

D.规范

得分

二、判断题(10分,每小题1分,正确的打√,错误的打×)

1._______ALU采用并行进位的电路比串行电路简单并且速度快。

2.

3.

阵列乘法器的核心部件是一位全加器

有符号阵列乘法可用无符号阵列乘法器和求补器实现。

4._______计算机在运算过程中最高位产生了进位或借位称为溢出。。

5._______DRAM采用分散刷新方式不存在存储器访问死区。

6._______采用编码方式的微指令,只有相容的微命令才能放在同一字段译码。7._______流水线周期一般取所有子任务周期中最小的。

8._______一般而言硬布线控制器比微程序控制器结构复杂,但速度快。。9._______机器浮点加减运算向阶码大的对阶是为了保证精度。

10.

主存与cache采用直接映射方式时,不需要替换策略。

得分

三、填空题(10分,每空1分)

1.已知xy

则异或运算x⊕y=

μs。

,若

2.

1M×8的DRAM芯片内部采用行列相等的双译码结构,则行和列的数目均为

单元刷新间隔不超过8192μs,采用分散刷新方式,则刷新信号的间隔是

3.一个组相联映射的Cache,有64块,每组4块,主存共有4096块,每块128个字,则主存地

址的为

位,其中块标记为

位,组地址为

位,块内地址为

位。

4.微程序控制存储器容量为128×36位,测试条件有4个,微指令采用水平格式,则对应

的控制字段、测试字段和微地址字段长度分配各是

位。

第2页共5页

得分

四、填表(20分)

请根据表中给出数据的真值或原码、反码、补码(8位)等,填写其余的数据。

十进制真值

原码

反码

补码

补码的偶校验码(1位)

-7301110011-47/64

得分

五、定点补码运算(20分)

机器数采用8位二进制补码表示(包含单符号位),请按补码加减运算法则完成下列运算,并按双符号法判定结果是否溢出,对未溢出的给出十进制真值。

(1)x=101000,y=-1100111,计算[x+y]补

(2)x=-1110101,y=101101,计算[x-y]补

第3页共5页

得分

六、存储器设计(10分)

已知某CPU的地址总线为A15~0,数据总线为D15~0,现采用一种8K×8的RAM芯片来组成32K

×16的存储系统,RAM芯片有片选CS

和读写

R/W

(读/写)控制信号,地址译码器采用2-4译码器,

要求:

(1)计算存储系统所需

文档评论(0)

1亿VIP精品文档

相关文档