计算机组成原理4位二进制计数器实验报告.pdfVIP

  • 1
  • 0
  • 约7.52千字
  • 约 8页
  • 2026-02-14 发布于河南
  • 举报

计算机组成原理4位二进制计数器实验报告.pdf

计算机组成原理实

验一

4位二进制计数器实验

姓名:李云弟学号:1205110115网

工1201

【实验环境】

1.Windows2000或WindowsXP

2.QuartusII9.1sp2、DE2-115计算机组成原理教学实验系统一台,排线若干。

【实验目的】

1、熟悉VHDL语言的编写。2、验证计数器的计数功能。

【实验要求】

本实验要求设计一个4位二进制计数器。要求在时钟脉冲的作用下,完成计数功能,能在输

出端看到0-9,A-F的数据显示。(其次要求下载到实验版实现显示)

【实验原理】

计数器是一种用来实现计数功能的时序部件,计数器在数字系统中主要是对脉冲的个数

进行计数,以实现测量、计数和控制的功能,同时兼有分频功能。计数器由基本的计数单元

和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发

器有RS触发器、T触发器、D触发器及JK触发器等。计数器在数字系统中应用广泛,如在

电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、

除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。

计数器按计数进制不同,可分为二进制计数器、十进制计数器、其他进制计数器和可变进制

计数器,若按计数单元中各触发器所接收计数脉冲和翻转顺序或计数功能来划分,则有异步

计数器和同步计数器两大类,以及加法计数器、减法计数器、加/减计数器等,如按预置和

清除方式来分,则有并行预置、直接预置、异步清除和同步清除等差别,按权码来分,则有

“8421”码,“5421”码、余“3”码等计数器,按集成度来分,有单、双位计数器等等,其

最基本的分类如下:

同步计数器

1结构

异步计数器

计数器的种类加法计数器

2功能减法计数器

可逆计数器

二进制计数器

3进制十进制计数器

N进制计数器

下面对同步二进制加法计数器做一些介绍。

同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器

状态更新。因此不能使用T′触发器。应控制触发器的输入端,即将触发器接成T触发器。

只有当低位向高位进位时(即低位全1时再加1),令高位触发器的T=1,触发器翻转,计

数加1。

例如由JK触发器组成的4位同步二进制加法计数器,令其用下降沿触发。下面分析它

的工作原理。

①输出方程

nnnn

CQQQQQ

3210

②驱动方程

JK1

00

n

JKQ

文档评论(0)

1亿VIP精品文档

相关文档