重庆大学数电复试资料.pptVIP

  • 0
  • 0
  • 约1.37千字
  • 约 52页
  • 2026-03-13 发布于北京
  • 举报

掌握典型组合逻辑电路的功能和应用。;5.1编码器;编码:用二进制代码表示特定信息的过程。;5.1.1普通编码器;设计将十进制数码编码为8421BCD码的二-十进制普通编码器。;数码;数码;I0;优先编码器:允许几个输入信号同时要求编码,但是,只对优先级别最高的输入信号进行编码,即优先级别高的信号排斥级别低的信号。

优先级别的高低,完全决定于输入信号的地位或事先的约定。;(1)输出表达式;(2)列出真值表;(4)74148的逻辑符号;解:由2片74148和与门组成。;(b)EI=0时,编码器进行16线-4线优先编码。;5.2译码器;译码把二进制码的含义“翻译”出来的过程。

译码器完成译码操作的电路。;5.2.1二进制译码器;;例5.2试用74138构成4/16线译码器。;例5.3试用74138译码器实现函数:;推广到一般情况:;5.2.2.二-十进制译码器(7442);输入为8421BCD码,输出低电平有效。

电路有拒伪码的功能,输入为1010~1111时,无译码输出,所有输出为1。;能将二进制代码翻译并显示出来的电路叫显示译码器。

显示译码器包括译码驱动电路和数码显示器两部分。;构成将七个发光二极管按一定方式连接在一起,组成“8”字型。七段分别记为a、b、c、d、e、f、g。发光笔画段的组合形成数码。;2.共阴极显示译码器7448;功能;;5.3数据分配器和数据选择器;;U1:74138

;地址变量;5.3.2数据选择器(74151);控制

输入;例5.4试用数据选择器实现逻辑函数;ABC;5.4数值比较器;5.4.2四位数值比较器;如果AB,则要求

A3B3

或者A3=B3、A2B2

或者A3=B3、A2=B2、A1B1

或者A3=B3、A2=B2、A1=B1、A0B0

或者 A3=B3、A2=B2、A1=B1、A0=B0、SI=1

;图5.4.24位数值比较器

;利用比较器7485的低位比较结果输入端(GI、LI、SI),可以实现比较器的位数扩展。;采用两级比较,第一级16位分四组同时进行比较,比较结果的大于和小于输出分别组成2个4位二进制数;再送入第二级比较,其输出作为最终比较结果。这种方式叫做并行扩展。;5.5加法器;5.5.1一位加法器;;设计原理:让每位的进位信号仅与原始数据(加数An-1An-2…A0、被加数Bn-1Bn-2…B0、最低位进位输入C-1)???关,而与进位Ci-1无关。;可见,每个进位信号只与输入Gi、Pi和C-1有关,故各位的进位信号在相加运算一开始就能同时(并行)产生。;4位超前进位加法器(74LS283)的逻辑电路;8位二进制加法器;余3码是在8421BCD码的基础上加3形成,故可用加法器实现8421BCD码转换为余3码。;

因此,任意的2个n位二进制数A和B相减为

A-B=A-(2n-B补)=(A+B补)-2n=(A+B反+1)-2n;谢谢大家!

文档评论(0)

1亿VIP精品文档

相关文档