- 1、本文档共39页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
下半年信息系统监理师上午试卷
●阵列处理机属于 (1)计算机。
(1)A.SISD B.SIMD C.MISD D.MIMD
(1)分析:
单指令流多数据流(SIMD)计算机的关键特征是它的并行处理机。它的并行处理机(Parallel Processor)是由单一控制部件控制多个处理单元同时进行运算操作,多个处理单元通常通过互连网络连接成阵列结构,故也称为阵列处理机(Array Processor)。
答案:B
●采用(2)不能将多个处理机互连构成多处理机系统。
(2)A.STD总线 B.交叉开关 C.PCI总线D. Centronic总线
(2)分析:
按照机间的互联方式,有如下四种多处理机结构。
(1) 总线结构。总线结构是一种最简单的结构形式,它把处理机与I/O之间的通信方式引入到处理机之间。总线结构中有单总线结构、多总线结构、分级式总线、环式总线等多种。
(2) 交叉开关结构。交叉开关结构是设置一组纵横开关阵列,把横向的处理机P及I/O通道与纵向的存储器M连接起来。
(3) 多端口存储器结构。在多端口存储器结构中,将多个多端口存储器的对应端口连在一起,每一个端口负责一个处理机P及I/0通道的访问存储器的要求。
(4) 开关枢纽式结构。在开关枢纽式结构中,有多个输入端和多个输出端,在它们之间切换,使输入端有选择地与输出端相连。因为有多个输入端,所以存在互联要求上的冲突。为此加入一个具有分解冲突的部件,称为仲裁单元。仲裁单元与在一个输入端和多个输出端间进行转换的开关单元一起构成一个基本的开关枢纽。任何互联网络都是由一个或多个开关枢纽组成的。
STD总线
1、总线标准
STD总线即Standard Bus,是一种规模最小,面向工业控制,设计周密的8位系统总线。
2、STD总线的性能特点
1)支持的微型处理器 STD总线支持8位微处理器。
2)总线的基本组成 STD总线是一种小型的、面向工业控制及测量的总线,全部总线只有56,这56根总线被划分为四组,即:逻辑电源总线6根和辅助电源总线4根,双向数据总线8根,地址总16根,控制总线22根。
3)支持多处理器系统 可实现分布式、主机式及多主STD总线多处理器系统。
4)总线数据传输的控制方式 STD总线是同步总线,采用同步方式传输数据。
5)中断功能 STD总线最初只定义了两根中断控制线,系统的中断功能不强。但在System II STD总线系统中,由于兼容了PC/XT,因此中断功能显著提高。
6)CMOS化
7)局部总线扩展能力
8)支持网络的功能
9)模板尺寸 STD模板尺寸为4.5英寸×6.5英寸(即11.4cm×16.5cm),是总线一模板式测控系统中最小的,因此具有机械强度高、抗振动及抗冲击能力强的特点。
10)可靠性高
3、STD总线信号定义
STD总线只有56根信号线,划分为电源总线、数据总线、地址总线、控制总线四类。
4、STD总线的抗干扰措施
STD总线信号也是通过底板总线的形式提供给STD总线模板的,因此底板应具有极低的阻抗,使总线上传输的高频脉冲信号不会失真。
5、使用STD总线测控系统的概念
STD总线是一种专门设计的面向工业测量及控制的小型总线,它主要应用在以微处理器为中心的测量控制领域,尤其以应用于工业测控领域为多。
PCI总线
PCI 局部总线即外围部件互连总线,是一个高性能32 位/64位的地址和数据复用总线。PCI是一种同步且独立与处理器的32位局部总线,它不依附某个具体处理器,除了适用于Intel公司的芯片外,还适用与其他型号的微处理器芯片,并能实现即插即用,即在加电时,BIOS可自动检测机器配置,而给各个外围设备分配中断请求号、存储器的缓冲区等,从而避免了IRQ、DMA和I/O通道之间的冲突。
从结构上看,PCI是在CPU和原来的系统总线之间插入的一级总线,具体由一个桥接电路实现对这一层的管理,并实现上下之间的接口,以协调数据的传送。PCI总线主板插槽的体积比原ISA总线插槽小,其功能对VESA、ISA而言有极大的改善,支持突发读写操作,可同时支持多组外围设备。
1. 数据总线32位,可扩充到64位。
2. 可进行突发(burst)式传输。
3. 总线操作与处理器—存储器子系统操作并行。
4. 总线时钟频率为33MHz或66MHz,最高传输速率可达528Mb/s。
5. 中央集中式总线仲裁。
6. 采用地址/数据线复用技术以减低成本。
7. 全自动配置与资源分配,PCI卡内有设备信息寄存器组为系统提供卡的信息,可实现即插即用(PNP)。
8. PCI总线规范独立于微处理器,与CPU更新换代无关,通用性好。
9. PCI设备可以完全作为主控设备
文档评论(0)