多路竞赛抢答器---数字逻辑课程设计.docVIP

多路竞赛抢答器---数字逻辑课程设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
系统概述 1.1课程设计内容和要求 1.1.1课程设计内容 设计一个可供多名参赛者使用的多路竞赛抢答器。 设计一个可容纳多名参赛者的竞赛抢答器,每组设计一个抢答按钮供参赛者使用。 电路应具有第一抢答信号的鉴别和显示功能。在主持人清零发出抢答指令后,如果某名参赛者在第一时间按动抢答开关,则显示器显示出该名参赛者的组号。 电路应具备自锁功能。在某组参赛者在第一时间抢答成功后,其他组参赛者的抢答无效。 1.1.2程设计要求 1)多路抢答器可供多名参赛者使用。 2)每组参赛者拥有一个抢答按钮。 3)电路具有鉴别第一抢答信号的功能并将其显示。 4)电路应具有清零功能。 5)电路应具备自锁功能,当某一参赛者抢答成功后,其他信号将被封锁。 1.2课程设计目的 通过此次试验,学会使用EWB软件,掌握设计数字逻辑电路的基本方法及步骤。掌握了闩锁电路的基本原理,能够运用基本RS 触发器原理设计自锁电路。 掌握了编码器和七段显示器的使用等。 第二章 课程设计原理 2.1课程设计原理 1)利用闩锁电路原理实现抢答电路鉴别第一抢答信号的功能。利用4012四输入与非门将自身电路的输入信号与其他几路电路的输出信号进行与非,以实现闩锁功能。 2)利用8线-3线优先编码器,将最终的几路输出信号接入1-4输入端以实现最终显示结果时为1-4有效的组号,由于8线-3线优先编码器为低电平有效故将其它0,5,6,7不用的输入端接入高电平。 3)利用七段译码显示器将最终结果显示出来,由于七段译码显示器中为高电平有效,而8线-3线优先编码器中,最终的输出信号为低电平有效,故还需要利用非门将8线-3线优先编码器的输出转变为高电平有效并接入7段译码显示器中,将最终结果显示。 4)清零电路则应使电路按清零按钮后整个电路能恢复初始状态,由于将抢答电路输入段初始为高电平,在按抢答按钮后则变为低电平,即低电平为有效信号。故清零后应将所有输入再次变为高低平而后可进行下一轮抢答。因此利用逻辑非在按下清零按钮后将高低电平进行转换将电路转换为抢答前的状态。 2.2课程设计步骤 1)设计4路抢答器,4个输入按钮,初始状态时各路信号为高电平。 2)抢答时按下输入按钮,输入抢答信号(低电平为抢答信号),利用闩锁电路已达到自锁功能同时鉴别第一输入信号。 3)将各路输入信号的最终输出状态接到8线-3线优先编码器的1-4输入端上。 4)最后将8线-3线优先编码器的输出端A0,A1,A2取反后接到7段译码显示器上显示最终结果(即第一抢答组组号),当未抢答或清零时显示0。 5)设置一个清零电路使得按下清零按钮后,显示器显示0,电路恢复抢答前的状态。 第三章 课程设计分析图 3.1课程设计框架图 图3.1 3.2课程设计电路图 3.2.1课程设计电路模块图 1)利用4输入与非门将4个输入信号接成闩锁电路: 图3.2 2)利用8线-3线优先编码器将输入信号编码: 图3.3 3)用7段译码显示器接成显示电路: 图3.4 3.2.2课程设计总电路图: 图3.5 电路元器件 4.1电路所用元器件 电路所用元器件:4012(四输入与非门),74148(8线-3线优先编码器),7段译码显示器,逻辑非门。 4.2电路所用元件功能简介 1)4012:四输入与非门,VSS接高电平,I1,12,I3,I4接四个输入端,01接输出端,可实现四个输入的与非逻辑运算。真值表如下: I1 I2 I3 I4 01 1 1 1 1 0 0 X X X 1 X 0 X X 1 X X 0 X 1 X X X 0 1 表4-1 2)74148: 8线-3线优先编码器,E1为控制端,当E1为0时编码器才能正常工作,当E1为0时,无论输入为什么输出全为1,VSS接高电平,GND接低电平使得74148工作。实现将0~7这八个十进制数编码为二进制数。其真值表如下: E1 0 1 2 3 4 5 6 7 A2 A1 A0 GS E0 1 X X X X X X X X 1 1 1 1 1

文档评论(0)

baihuamei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档