基于TMS320F240的串行通讯设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于 TMS320F240 的串行通讯设计 李潮泳 林国斌 尚敬 西南交通大学磁悬浮列车及磁力技术应用研究所,四川成都 610031 摘要:本文介绍了用 VB 开发 PC 机和 TMS320F240 的串口通讯模块 SCI 之间的通信,较系 统的介绍了 TMS320F240 串口通讯模块 SCI 和 MAX485 以及它们之间的通讯软件的设计。 关键词 串口通信 MAX485 计算机 SCI Abstract By introducing the communication between the serial communication interface modual SCI of DSP and the interface in pc ,the serial communication interface modual SCI of DSP and MAX485 are introduced inbrief. Develop a serial communication program between the TMS320F240 and PC Key word :DSP SCI the serial communication 前言 TMS320F240 系列是美国 TI 公司的推出的作为测控应用的 16 位定点 DSPs ,主要应用 于数字电机的控制、工业自动化、电力系统转换,它以 C2XLP 16bit 定点 DSP CPU 为内核, 配置了完善的外围设备,包括事件管理模块(EV )、A/D 转换模块(ADC )、串行通讯接口 模块(SPI )、中断管理系统和系统监视模块,其中事件管理模块(EV )含有通用定时器、 比较器、PWM 发生器、捕获器。 一 TMS320F240 串行通讯接口简介及通讯端口的软件设计 1.DSP 控制器串行通讯接口(SCI)是一个标准的通用异步接收/发送(UART)通讯接 口。它的接收器和发送器都是双级缓冲的,有自己的使用和中断位,它们可以半双工或全双 工工作。为了保证数据的完整性,串行通讯接口对接收的数据进行间断检测、奇偶性、超时 和帧错误的检查。串行通讯接口波特率可高达 64kbps。 DSP 控制器串行通信接口模块由发送和接收两部分组成。串行通信包括 SCIRXD/IO(串 行通信数据接收)和 SCITXD/IO(串行通信数据发送),其中控制类的寄存器有 7 个,分别 用来设置数据格式(由寄存器 SCICCR 设置)、中断使能(由 SCICTL1 和 SCICTL2 设置)、中 断优先级(由 SCIPRI 设置)、波特率(由 16 位 SCI 波特率寄存器 SCIHBAUD 和 SCILBAUD 设 置)、引脚复用功能的选择(由 SCIPC2 设置)、反映通信的状态(SCIRXST)等;数据类寄存 器有 3 个,分别是数据发送缓冲寄存器 SCITXBUF、数据接收缓冲寄存器 SCIRXBUF 和仿真数 据接收缓冲寄存器 SCIRXXEMU。SCI 串行通讯有两种通讯方式,一种是空闲线方式,另一种 是地址位方式,它们由 SCICCR 的 ADDR/IDLEMODL 来确定,当 SCICCR.3=0 时通讯方式是空闲 线模式,SCICCR.3=1 时通讯方式是地址位方式。由 SCICTL1 的 SLEEP、SCICTL1 的 TXWAKE 和 SCIRXST的 RXWAKE 的逻辑组合来控制收发进程。它与 PC 机的通讯接口电路如图一所示 图一 2.通信软件的设计 初始化 .title “SCI” .include “F240regv.h” RESET B SS SS :STEC INTM /注释 禁止中断/ CLRC CNF /注释 将双口ROM 映射到数据空间/ LDP #0000H SPLK #0000H OCRB SPLK #0000H OCRA 初始化 SCI 寄存器 LDP#00E0H SPLK #0017 SCICCR /注释一个

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档