基于开关运放的低功耗逐次逼近ADC设计.pdfVIP

  • 17
  • 0
  • 约 5页
  • 2017-09-11 发布于北京
  • 举报

基于开关运放的低功耗逐次逼近ADC设计.pdf

维普资讯 集成电路设计与开发 DesignandDzw lorm~tofIC 基于开关运放的低功耗逐次逼近 ADC设计 乔峻石 ,李冬梅b (清华大学a.微 电子所;b.电子工程系,北京 100084) 摘要 :基于UMC0.18混合信号工艺,设计 了一种低功耗逐次逼近 ADC,重点考虑 了功耗的 优化和电路的改进,采用了开关运放技术,降低 了传统缓冲器 30%左右的能量消耗 ,同时比较 器低功耗的设计也使该ADC节能的优点更加 突出,同时比较器采用了失调校准技术,这样就能 够满足 10bit精度的要求。在电源电压 1.8V、采样频率 100kHz的条件下,仿真得到该逐次逼近 ADC信噪比为 61.66dB,而静 态功耗仅 为 26ttW。该设计的芯片版图面积为 1tnlnx1tnln。 关键词:开关运放 ;逐次逼近 ADC;低功耗 比较器;失调校准 中图分类号:TN423 文献标识码 :A 文章编号 :1003—353X (2008)03—0252—05 Low-PowerSuccessiveApproxim

文档评论(0)

1亿VIP精品文档

相关文档